Diff for /np2/i286a/i286a.inc between versions 1.1 and 1.6

version 1.1, 2003/12/15 20:58:12 version 1.6, 2003/12/18 13:21:32
Line 1 Line 1
   
 C_FLAG                  equ             &0001  I286_MEMREADMAX         equ             &a4000
 P_FLAG                  equ             &0004  I286_MEMWRITEMAX        equ             &a0000
 A_FLAG                  equ             &0010  
 Z_FLAG                  equ             &0040  C_FLAG                          equ             &0001
 S_FLAG                  equ             &0080  P_FLAG                          equ             &0004
 T_FLAG                  equ             &0100  A_FLAG                          equ             &0010
 I_FLAG                  equ             &0200  Z_FLAG                          equ             &0040
 D_FLAG                  equ             &0400  S_FLAG                          equ             &0080
 O_FLAG                  equ             &0800  T_FLAG                          equ             &0100
   I_FLAG                          equ             &0200
   D_FLAG                          equ             &0400
   O_FLAG                          equ             &0800
   
 CPU_REG                         equ             0 - 112  CPU_REG                         equ             0 - 112
 CPU_REMAINCLOCK         equ             28 - 112  CPU_REMAINCLOCK         equ             28 - 112
Line 21  CPU_DS_BASE   equ  56 - 112 Line 24  CPU_DS_BASE   equ  56 - 112
 CPU_SS_FIX                      equ             60 - 112  CPU_SS_FIX                      equ             60 - 112
 CPU_DS_FIX                      equ             64 - 112  CPU_DS_FIX                      equ             64 - 112
 ; cpu_prefix            equ             68 - 112  ; cpu_prefix            equ             68 - 112
 ; cpu_trap                      equ             70 - 112  CPU_TRAP                        equ             70 - 112
 ; cpu_type                      equ             71 - 112  ; cpu_type                      equ             71 - 112
 ; cpu_pf_semaphore      equ             72 - 112  ; cpu_pf_semaphore      equ             72 - 112
 ; cpu_repbak            equ             76 - 112  ; cpu_repbak            equ             76 - 112
 ; cpu_inport            equ             80 - 112  CPU_INPUT                       equ             80 - 112
 ; cpu_ovflag            equ             84 - 112  ; cpu_ovflag            equ             84 - 112
 CPU_GDTR                        equ             88 - 112  CPU_GDTR                        equ             88 - 112
 CPU_IDTR                        equ             94 - 112  CPU_IDTR                        equ             94 - 112
 ; cpu_MSW                       equ             100 - 112  CPU_MSW                         equ             100 - 112
 ; cpu_resetreq          equ             102 - 112  ; cpu_resetreq          equ             102 - 112
 ; cpu_itfbank           equ             103 - 112  ; cpu_itfbank           equ             103 - 112
 ; cpu_extmem            equ             104 - 112  ; cpu_extmem            equ             104 - 112
Line 60  CPU_DS    equ  22 - 112 Line 63  CPU_DS    equ  22 - 112
 CPU_FLAG                        equ             24 - 112  CPU_FLAG                        equ             24 - 112
 CPU_IP                          equ             26 - 112  CPU_IP                          equ             26 - 112
   
   
           MACRO
   $label  CPUWORK $clock
   $label          ldr             r7, [r9, #CPU_REMAINCLOCK]
                           sub             r7, r7, $clock
                           str             r7, [r9, #CPU_REMAINCLOCK]
           MEND
   
           MACRO
   $label  CREMSET $clock
   $label          mov             r7, $clock
                           str             r7, [r9, #CPU_REMAINCLOCK]
           MEND
   
           MACRO
   $label  CPUSV
   $label          str             r8, [r9, #CPU_FLAG]
           MEND
   
           MACRO
   $label  CPULD
   $label          ldr             r8, [r9, #CPU_FLAG]
           MEND
   
   
           MACRO
   $label  GETPC8
   $label          ldr             r0, [r9, #CPU_CS_BASE]
                           add             r0, r0, r8 lsr #16
                           bl              i286_memoryread
                           add             r8, r8, #(1 << 16)
           MEND
   
           MACRO
   $label  GETPC16
   $label          ldr             r0, [r9, #CPU_CS_BASE]
                           add             r0, r0, r8 lsr #16
                           bl              i286_memoryread_w
                           add             r8, r8, #(2 << 16)
           MEND
   
   
           MACRO
   $label  R8SRC   $op, $out
   $label          and             $out, $op, #3
                           add             $out, r9, $out lsl #1
                           tst             $op, #(1 << 2)
                           addne   $out, $out, #1
           MEND
   
           MACRO
   $label  R8DST   $op, $out
   $label          and             $out, $op, #(6 << 2)
                           add             $out, r9, $out lsr #2
                           tst             $op, #(1 << 5)
                           addne   $out, $out, #1
           MEND
   
           MACRO
   $label  EAREG8  $src
   $label          ldr             r0, [r9, #CPU_CS_BASE]
                           add             r0, r0, r8 lsr #16
                           bl              i286_memoryread
                           add             r8, r8, #(1 << 16)
                           and             $src, r0, #(6 << 2)
                           add             $src, r9, $src lsr #2
                           tst             r0, #(1 << 5)
                           addne   $src, $src, #1
           MEND
   
           MACRO
   $label  REG8EA  $dst, $regclk, $memclk
   $label          ldr             r0, [r9, #CPU_CS_BASE]
                           add             r0, r0, r8 lsr #16
                           bl              i286_memoryread
                           add             r8, r8, #(1 << 16)
                           R8DST   r0, $dst
                           cmp             r0, #&c0
                           bcc             $label.1
                           CPUWORK $regclk
                           R8SRC   r0, r12
                           ldrb    r0, [r12, #CPU_REG]
                           b               $label.2
   $label.1        CPUWORK $memclk
                           bl              i286a_ea
                           bl              i286_memoryread
   $label.2
           MEND
   
   
           MACRO
   $label  R16SRC  $op, $out
   $label          and             $out, $op, #7
                           add             $out, r9, $out lsl #1
           MEND
   
           MACRO
   $label  R16DST  $op, $out
   $label          and             $out, $op, #(7 << 3)
                           add             $out, r9, $out lsr #2
           MEND
   
           MACRO
   $label  EAREG16 $src
   $label          ldr             r0, [r9, #CPU_CS_BASE]
                           add             r0, r0, r8 lsr #16
                           bl              i286_memoryread
                           add             r8, r8, #(1 << 16)
                           and             $src, r0, #(7 << 3)
                           add             $src, r9, $src lsr #2
           MEND
   
           MACRO
   $label  REG16EA $dst, $regclk, $memclk
   $label          ldr             r0, [r9, #CPU_CS_BASE]
                           add             r0, r0, r8 lsr #16
                           bl              i286_memoryread
                           add             r8, r8, #(1 << 16)
                           R16DST  r0, $dst
                           cmp             r0, #&c0
                           bcc             $label.1
                           CPUWORK $regclk
                           R16SRC  r0, r12
                           ldrh    r0, [r12, #CPU_REG]
                           b               $label.2
   $label.1        CPUWORK $memclk
                           bl              i286a_ea
                           bl              i286_memoryread_w
   $label.2
           MEND
   
   
         END          END
   

Removed from v.1.1  
changed lines
  Added in v.1.6


RetroPC.NET-CVS <cvs@retropc.net>