Diff for /np2/i386c/ia32/cpu.h between versions 1.6 and 1.9

version 1.6, 2004/01/05 06:50:15 version 1.9, 2004/01/23 14:33:26
Line 110  enum { Line 110  enum {
         CPU_SEGREG_NUM          CPU_SEGREG_NUM
 };  };
   
   enum {
           CPU_TEST_REG_NUM = 8
   };
   
   enum {
           CPU_DEBUG_REG_NUM = 8
   };
   
   enum {
           MAX_PREFIX = 8
   };
   
 typedef struct {  typedef struct {
         REG32           reg[CPU_REG_NUM];          REG32           reg[CPU_REG_NUM];
         WORD            sreg[CPU_SEGREG_NUM];          WORD            sreg[CPU_SEGREG_NUM];
Line 118  typedef struct { Line 130  typedef struct {
   
         REG32           eip;          REG32           eip;
         REG32           prev_eip;          REG32           prev_eip;
   
           DWORD           tr[CPU_TEST_REG_NUM];
           DWORD           dr[CPU_DEBUG_REG_NUM];
 } CPU_REGS;  } CPU_REGS;
   
 typedef struct {  typedef struct {
Line 143  typedef struct { Line 158  typedef struct {
         descriptor_t    sreg[CPU_SEGREG_NUM];          descriptor_t    sreg[CPU_SEGREG_NUM];
   
         UINT32          adrsmask;          UINT32          adrsmask;
 //      DWORD           inport;         // -> i386core.e.inport  
         DWORD           ovflag;          DWORD           ovflag;
   
         BYTE            ss_32;          BYTE            ss_32;
Line 209  extern I386CORE  i386core; Line 223  extern I386CORE  i386core;
 #define CPU_BASECLOCK   i386core.s.baseclock  #define CPU_BASECLOCK   i386core.s.baseclock
 #define CPU_CLOCK       i386core.s.clock  #define CPU_CLOCK       i386core.s.clock
 #define CPU_ITFBANK     i386core.s.itfbank  #define CPU_ITFBANK     i386core.s.itfbank
   #define CPU_RAM_D000    i386core.s.ram_d0
   
 #define CPU_TYPE        i386core.s.cpu_type  #define CPU_TYPE        i386core.s.cpu_type
 #define CPUTYPE_V30     0x01  #define CPUTYPE_V30     0x01
Line 230  extern jmp_buf  exec_1step_jmpbuf; Line 245  extern jmp_buf  exec_1step_jmpbuf;
 #define CPU_VENDOR_3    0x6c65746e      /* "ntel" */  #define CPU_VENDOR_3    0x6c65746e      /* "ntel" */
   
 /* version */  /* version */
 #define CPU_FAMILY      6  #define CPU_FAMILY      4
 #define CPU_MODEL       1  #define CPU_MODEL       1
 #define CPU_STEPPING    3  #define CPU_STEPPING    3
   
Line 291  do { \ Line 306  do { \
 #define CPU_STAT_SREG_INIT(n) \  #define CPU_STAT_SREG_INIT(n) \
 do { \  do { \
         descriptor_t sd; \          descriptor_t sd; \
         memset(&CPU_STAT_SREG(n), 0, sizeof(CPU_STAT_SREG(n))); \  \
         memset(&sd, 0, sizeof(sd)); \          memset(&sd, 0, sizeof(sd)); \
         sd.u.seg.limit = 0xffff; \          sd.u.seg.limit = 0xffff; \
         CPU_SET_SEGDESC_DEFAULT(&sd, (n), 0); \          CPU_SET_SEGDESC_DEFAULT(&sd, (n), 0); \
Line 461  void set_eflags(DWORD new_flags, DWORD m Line 476  void set_eflags(DWORD new_flags, DWORD m
 #define CPU_CR3_PD_MASK         0xfffff000  #define CPU_CR3_PD_MASK         0xfffff000
 #define CPU_CR3_PWT             (1 << 3)  #define CPU_CR3_PWT             (1 << 3)
 #define CPU_CR3_PCD             (1 << 4)  #define CPU_CR3_PCD             (1 << 4)
   #define CPU_CR3_MASK            (CPU_CR3_PD_MASK|CPU_CR3_PWT|CPU_CR3_PCD)
   
 #define CPU_CR4_VME             (1 << 0)  #define CPU_CR4_VME             (1 << 0)
 #define CPU_CR4_PVI             (1 << 1)  #define CPU_CR4_PVI             (1 << 1)
Line 513  extern WORD  *reg16_b53[0x100]; Line 529  extern WORD  *reg16_b53[0x100];
 extern DWORD *reg32_b20[0x100];  extern DWORD *reg32_b20[0x100];
 extern DWORD *reg32_b53[0x100];  extern DWORD *reg32_b53[0x100];
   
   extern const char *reg8_str[8];
   extern const char *reg16_str[8];
   extern const char *reg32_str[8];
   
 /*  /*
  * Profile   * Misc.
  */   */
 #if defined(IA32_PROFILE_INSTRUCTION)  void gdtr_dump(DWORD base, DWORD limit);
 extern UINT32   inst_1byte_count[2][256];  void idtr_dump(DWORD base, DWORD limit);
 extern UINT32   inst_2byte_count[2][256];  void ldtr_dump(DWORD base, DWORD limit);
 extern UINT32   ea16_count[24];  void tr_dump(WORD selector, DWORD base, DWORD limit);
 extern UINT32   ea32_count[24];  
 extern UINT32   sib0_count[256];  
 extern UINT32   sib1_count[256];  
 extern UINT32   sib2_count[256];  
   
 #define PROFILE_INC_INST_1BYTE(op)      inst_1byte_count[CPU_INST_OP32][op]++  
 #define PROFILE_INC_INST_2BYTE(op)      inst_2byte_count[CPU_INST_OP32][op]++  
 #define PROFILE_INC_EA16(idx)           ea16_count[idx]++  
 #define PROFILE_INC_EA32(idx)           ea32_count[idx]++  
 #define PROFILE_INC_SIB0(op)            sib0_count[op]++  
 #define PROFILE_INC_SIB1(op)            sib1_count[op]++  
 #define PROFILE_INC_SIB2(op)            sib2_count[op]++  
 #else  
 #define PROFILE_INC_INST_1BYTE(op)  
 #define PROFILE_INC_INST_2BYTE(op)  
 #define PROFILE_INC_EA16(idx)  
 #define PROFILE_INC_EA32(idx)  
 #define PROFILE_INC_SIB0(op)  
 #define PROFILE_INC_SIB1(op)  
 #define PROFILE_INC_SIB2(op)  
 #endif  
   
 #ifdef __cplusplus  #ifdef __cplusplus
 }  }

Removed from v.1.6  
changed lines
  Added in v.1.9


RetroPC.NET-CVS <cvs@retropc.net>