Diff for /np2/i386c/ia32/paging.h between versions 1.7 and 1.15

version 1.7, 2004/02/04 13:24:35 version 1.15, 2004/03/24 14:03:52
Line 39  extern "C" { Line 39  extern "C" {
  *   *
  *  31                                    12 11   9 8  7 6 5  4   3   2   1  0    *  31                                    12 11   9 8  7 6 5  4   3   2   1  0 
  * +----------------------------------------+------+-+--+-+-+---+---+---+---+-+   * +----------------------------------------+------+-+--+-+-+---+---+---+---+-+
  * |   ページ・テーブルのベース・アドレス   |使用可|G|PS|0|A|PCD|PWT|U/S|R/W|P|   * |   ページ・テーブルのベース・アドレス   |使用可|G|PS|-|A|PCD|PWT|U/S|R/W|P|
  * +----------------------------------------+------+-+--+-+-+---+---+---+---+-+   * +----------------------------------------+------+-+--+-+-+---+---+---+---+-+
  *                                              |   |  | | |  |   |   |   |  |   *                                              |   |  | | |  |   |   |   |  |
  * 9-11: システム・プログラマが使用可能 --------+   |  | | |  |   |   |   |  |   * 9-11: システム・プログラマが使用可能 --------+   |  | | |  |   |   |   |  |
  *    8: グローバル・ページ(無視される) ------------+  | | |  |   |   |   |  |   *    8: グローバル・ページ(無視される) ------------+  | | |  |   |   |   |  |
  *    7: ページ・サイズ (0 = 4k バイトページ) ---------+ | |  |   |   |   |  |   *    7: ページ・サイズ (0 = 4k バイトページ) ---------+ | |  |   |   |   |  |
  *    6: 予約 (0) ---------------------------------------+ |  |   |   |   |  |   *    6: 予約 (-) ---------------------------------------+ |  |   |   |   |  |
  *    5: アクセス -----------------------------------------+  |   |   |   |  |   *    5: アクセス -----------------------------------------+  |   |   |   |  |
  *    4: キャッシュ無効 --------------------------------------+   |   |   |  |   *    4: キャッシュ無効 --------------------------------------+   |   |   |  |
  *    3: ライトスルー --------------------------------------------+   |   |  |   *    3: ライトスルー --------------------------------------------+   |   |  |
Line 54  extern "C" { Line 54  extern "C" {
  *    0: ページ存在 ---------------------------------------------------------+   *    0: ページ存在 ---------------------------------------------------------+
  */   */
 #define CPU_PDE_BASEADDR_MASK   0xfffff000  #define CPU_PDE_BASEADDR_MASK   0xfffff000
   #define CPU_PDE_GLOBAL_PAGE     (1 << 8)
 #define CPU_PDE_PAGE_SIZE       (1 << 7)  #define CPU_PDE_PAGE_SIZE       (1 << 7)
   #define CPU_PDE_DIRTY           (1 << 6)
 #define CPU_PDE_ACCESS          (1 << 5)  #define CPU_PDE_ACCESS          (1 << 5)
 #define CPU_PDE_CACHE_DISABLE   (1 << 4)  #define CPU_PDE_CACHE_DISABLE   (1 << 4)
 #define CPU_PDE_WRITE_THROUGH   (1 << 3)  #define CPU_PDE_WRITE_THROUGH   (1 << 3)
Line 97  extern "C" { Line 99  extern "C" {
  *   *
  *  31                                    12 11   9 8 7 6 5  4   3   2   1  0    *  31                                    12 11   9 8 7 6 5  4   3   2   1  0 
  * +----------------------------------------+------+-+-+-+-+---+---+---+---+-+   * +----------------------------------------+------+-+-+-+-+---+---+---+---+-+
  * |        ページのベース・アドレス        |使用可|G|0|D|A|PCD|PWT|U/S|R/W|P|   * |        ページのベース・アドレス        |使用可|G|-|D|A|PCD|PWT|U/S|R/W|P|
  * +----------------------------------------+------+-+-+-+-+---+---+---+---+-+   * +----------------------------------------+------+-+-+-+-+---+---+---+---+-+
  *                                              |   | | | |  |   |   |   |  |   *                                              |   | | | |  |   |   |   |  |
  *  9-11: システム・プログラマが使用可能 -------+   | | | |  |   |   |   |  |   *  9-11: システム・プログラマが使用可能 -------+   | | | |  |   |   |   |  |
  *     8: グローバル・ページ -----------------------+ | | |  |   |   |   |  |   *     8: グローバル・ページ -----------------------+ | | |  |   |   |   |  |
  *     7: 予約 (0) -----------------------------------+ | |  |   |   |   |  |   *     7: 予約 (-) -----------------------------------+ | |  |   |   |   |  |
  *     6: ダーティ -------------------------------------+ |  |   |   |   |  |   *     6: ダーティ -------------------------------------+ |  |   |   |   |  |
  *     5: アクセス ---------------------------------------+  |   |   |   |  |   *     5: アクセス ---------------------------------------+  |   |   |   |  |
  *     4: キャッシュ無効 ------------------------------------+   |   |   |  |   *     4: キャッシュ無効 ------------------------------------+   |   |   |  |
Line 113  extern "C" { Line 115  extern "C" {
  */   */
 #define CPU_PTE_BASEADDR_MASK   0xfffff000  #define CPU_PTE_BASEADDR_MASK   0xfffff000
 #define CPU_PTE_GLOBAL_PAGE     (1 << 8)  #define CPU_PTE_GLOBAL_PAGE     (1 << 8)
   #define CPU_PTE_PAGE_SIZE       (1 << 7)
 #define CPU_PTE_DIRTY           (1 << 6)  #define CPU_PTE_DIRTY           (1 << 6)
 #define CPU_PTE_ACCESS          (1 << 5)  #define CPU_PTE_ACCESS          (1 << 5)
 #define CPU_PTE_CACHE_DISABLE   (1 << 4)  #define CPU_PTE_CACHE_DISABLE   (1 << 4)
Line 121  extern "C" { Line 124  extern "C" {
 #define CPU_PTE_WRITABLE        (1 << 1)  #define CPU_PTE_WRITABLE        (1 << 1)
 #define CPU_PTE_PRESENT         (1 << 0)  #define CPU_PTE_PRESENT         (1 << 0)
   
 /* paging_check(): rw */  
   /*
    * linear address memory access function
    */
   #if defined(IA32_PAGING_EACHSIZE)
   UINT8 MEMCALL cpu_memory_access_la_RMW_b(UINT32 laddr, UINT32 (*func)(UINT32, void *), void *arg);
   UINT16 MEMCALL cpu_memory_access_la_RMW_w(UINT32 laddr, UINT32 (*func)(UINT32, void *), void *arg);
   UINT32 MEMCALL cpu_memory_access_la_RMW_d(UINT32 laddr, UINT32 (*func)(UINT32, void *), void *arg);
   UINT8 MEMCALL cpu_linear_memory_read_b(UINT32 laddr, const int crw, const int user_mode);
   UINT16 MEMCALL cpu_linear_memory_read_w(UINT32 laddr, const int crw, const int user_mode);
   UINT32 MEMCALL cpu_linear_memory_read_d(UINT32 laddr, const int crw, const int user_mode);
   void MEMCALL cpu_linear_memory_write_b(UINT32 laddr, UINT8 value, const int user_mode);
   void MEMCALL cpu_linear_memory_write_w(UINT32 laddr, UINT16 value, const int user_mode);
   void MEMCALL cpu_linear_memory_write_d(UINT32 laddr, UINT32 value, const int user_mode);
   #else   /* !IA32_PAGING_EACHSIZE */
   UINT32 MEMCALL cpu_memory_access_la_RMW(UINT32 laddr, UINT length, const int user_mode, UINT32 (*func)(UINT32, void *), void *arg);
   UINT32 MEMCALL cpu_linear_memory_read(UINT32 address, UINT length, const int crw, const int user_mode);
   void MEMCALL cpu_linear_memory_write(UINT32 address, UINT32 value, UINT length, const int user_mode);
   #endif  /* IA32_PAGING_EACHSIZE */
   void MEMCALL cpu_memory_access_la_region(UINT32 address, UINT length, const int crw, const int user_mode, BYTE *data);
   void MEMCALL paging_check(UINT32 laddr, UINT length, const int crw, const int user_mode);
   
   /* crw */
 #define CPU_PAGE_READ           (0 << 0)  #define CPU_PAGE_READ           (0 << 0)
 #define CPU_PAGE_WRITE          (1 << 0)  #define CPU_PAGE_WRITE          (1 << 0)
 #define CPU_PAGE_CODE           (1 << 1)  #define CPU_PAGE_CODE           (1 << 1)
Line 130  extern "C" { Line 155  extern "C" {
 #define CPU_PAGE_READ_DATA      (CPU_PAGE_READ|CPU_PAGE_DATA)  #define CPU_PAGE_READ_DATA      (CPU_PAGE_READ|CPU_PAGE_DATA)
 #define CPU_PAGE_WRITE_DATA     (CPU_PAGE_WRITE|CPU_PAGE_DATA)  #define CPU_PAGE_WRITE_DATA     (CPU_PAGE_WRITE|CPU_PAGE_DATA)
   
   #if defined(IA32_PAGING_EACHSIZE)
   
 /*  #define cpu_lmemoryread(a,pl) \
  * linear address function          (!CPU_STAT_PAGING) ? \
  */           cpu_memoryread(a) : cpu_linear_memory_read_b(a,CPU_PAGE_READ_DATA,pl)
 DWORD MEMCALL cpu_linear_memory_read(DWORD address, DWORD length, int code, int user_mode);  #define cpu_lmemoryread_b(a,pl) cpu_lmemoryread(a,pl)
 void MEMCALL cpu_linear_memory_write(DWORD address, DWORD value, DWORD length, int user_mode);  #define cpu_lmemoryread_w(a,pl) \
 void MEMCALL paging_check(DWORD laddr, DWORD length, int crw, int user_mode);          (!CPU_STAT_PAGING) ? \
            cpu_memoryread_w(a) : cpu_linear_memory_read_w(a,CPU_PAGE_READ_DATA,pl)
   #define cpu_lmemoryread_d(a,pl) \
           (!CPU_STAT_PAGING) ? \
            cpu_memoryread_d(a) : cpu_linear_memory_read_d(a,CPU_PAGE_READ_DATA,pl)
   
   #define cpu_lmemorywrite(a,v,pl) \
           (!CPU_STAT_PAGING) ? \
            cpu_memorywrite(a,v) : cpu_linear_memory_write_b(a,v,pl)
   #define cpu_lmemorywrite_b(a,v,pl) cpu_lmemorywrite(a,v,pl)
   #define cpu_lmemorywrite_w(a,v,pl) \
           (!CPU_STAT_PAGING) ? \
            cpu_memorywrite_w(a,v) : cpu_linear_memory_write_w(a,v,pl)
   #define cpu_lmemorywrite_d(a,v,pl) \
           (!CPU_STAT_PAGING) ? \
            cpu_memorywrite_d(a,v) : cpu_linear_memory_write_d(a,v,pl)
   
   /* code */
   #define cpu_lcmemoryread(a) \
           (!CPU_STAT_PAGING) ? \
            cpu_memoryread(a) : \
            cpu_linear_memory_read_b(a,CPU_PAGE_READ_CODE,CPU_STAT_USER_MODE)
   #define cpu_lcmemoryread_w(a) \
           (!CPU_STAT_PAGING) ? \
            cpu_memoryread_w(a) : \
            cpu_linear_memory_read_w(a,CPU_PAGE_READ_CODE,CPU_STAT_USER_MODE)
   #define cpu_lcmemoryread_d(a) \
           (!CPU_STAT_PAGING) ? \
            cpu_memoryread_d(a) : \
            cpu_linear_memory_read_d(a,CPU_PAGE_READ_CODE,CPU_STAT_USER_MODE)
   
   #else   /* !IA32_PAGING_EACHSIZE */
   
   #define cpu_memory_access_la_RMW_b(l,f,a) \
            cpu_memory_access_la_RMW(l,1,f,a)
   #define cpu_memory_access_la_RMW_w(l,f,a) \
            cpu_memory_access_la_RMW(l,2,f,a)
   #define cpu_memory_access_la_RMW_d(l,f,a) \
            cpu_memory_access_la_RMW(l,4,f,a)
   
 #define cpu_lmemoryread(a,pl) \  #define cpu_lmemoryread(a,pl) \
         (!CPU_STAT_PAGING) ? \          (!CPU_STAT_PAGING) ? \
          cpu_memoryread(a) : \           cpu_memoryread(a) : \
          (BYTE)cpu_linear_memory_read(a,1,CPU_PAGE_READ_DATA,pl)           (UINT8)cpu_linear_memory_read(a,1,CPU_PAGE_READ_DATA,pl)
   #define cpu_lmemoryread_b(a,pl) cpu_lmemoryread(a,pl)
 #define cpu_lmemoryread_w(a,pl) \  #define cpu_lmemoryread_w(a,pl) \
         (!CPU_STAT_PAGING) ? \          (!CPU_STAT_PAGING) ? \
          cpu_memoryread_w(a) : \           cpu_memoryread_w(a) : \
          (WORD)cpu_linear_memory_read(a,2,CPU_PAGE_READ_DATA,pl)           (UINT16)cpu_linear_memory_read(a,2,CPU_PAGE_READ_DATA,pl)
 #define cpu_lmemoryread_d(a,pl) \  #define cpu_lmemoryread_d(a,pl) \
         (!CPU_STAT_PAGING) ? \          (!CPU_STAT_PAGING) ? \
          cpu_memoryread_d(a) : \           cpu_memoryread_d(a) : \
Line 155  void MEMCALL paging_check(DWORD laddr, D Line 220  void MEMCALL paging_check(DWORD laddr, D
         (!CPU_STAT_PAGING) ? \          (!CPU_STAT_PAGING) ? \
          cpu_memorywrite(a,v) : \           cpu_memorywrite(a,v) : \
          cpu_linear_memory_write(a,v,1,pl)           cpu_linear_memory_write(a,v,1,pl)
   #define cpu_lmemorywrite_b(a,v,pl) cpu_lmemorywrite(a,v,pl)
 #define cpu_lmemorywrite_w(a,v,pl) \  #define cpu_lmemorywrite_w(a,v,pl) \
         (!CPU_STAT_PAGING) ? \          (!CPU_STAT_PAGING) ? \
          cpu_memorywrite_w(a,v) : \           cpu_memorywrite_w(a,v) : \
Line 164  void MEMCALL paging_check(DWORD laddr, D Line 230  void MEMCALL paging_check(DWORD laddr, D
          cpu_memorywrite_d(a,v) : \           cpu_memorywrite_d(a,v) : \
          cpu_linear_memory_write(a,v,4,pl)           cpu_linear_memory_write(a,v,4,pl)
   
 /*  /* code */
  * access code segment linear memory  
  */  
 #define cpu_lcmemoryread(a) \  #define cpu_lcmemoryread(a) \
         (!CPU_STAT_PAGING) ? \          (!CPU_STAT_PAGING) ? \
          cpu_memoryread(a) : \           cpu_memoryread(a) : \
          (BYTE)cpu_linear_memory_read(a,1,CPU_PAGE_READ_CODE,CPU_IS_USER_MODE())           (UINT8)cpu_linear_memory_read(a,1,CPU_PAGE_READ_CODE,CPU_STAT_USER_MODE)
 #define cpu_lcmemoryread_w(a) \  #define cpu_lcmemoryread_w(a) \
         (!CPU_STAT_PAGING) ? \          (!CPU_STAT_PAGING) ? \
          cpu_memoryread_w(a) : \           cpu_memoryread_w(a) : \
          (WORD)cpu_linear_memory_read(a,2,CPU_PAGE_READ_CODE,CPU_IS_USER_MODE())           (UINT16)cpu_linear_memory_read(a,2,CPU_PAGE_READ_CODE,CPU_STAT_USER_MODE)
 #define cpu_lcmemoryread_d(a) \  #define cpu_lcmemoryread_d(a) \
         (!CPU_STAT_PAGING) ? \          (!CPU_STAT_PAGING) ? \
          cpu_memoryread_d(a) : \           cpu_memoryread_d(a) : \
          cpu_linear_memory_read(a,4,CPU_PAGE_READ_CODE,CPU_IS_USER_MODE())           cpu_linear_memory_read(a,4,CPU_PAGE_READ_CODE,CPU_STAT_USER_MODE)
   
   #endif  /* IA32_PAGING_EACHSIZE */
   
 /*  /*
  * access linear memory with superviser mode   * linear address memory access with superviser mode
  */   */
 #define cpu_kmemoryread(a)      cpu_lmemoryread(a,CPU_MODE_SUPERVISER)  #define cpu_kmemoryread(a)      cpu_lmemoryread(a,CPU_MODE_SUPERVISER)
 #define cpu_kmemoryread_w(a)    cpu_lmemoryread_w(a,CPU_MODE_SUPERVISER)  #define cpu_kmemoryread_w(a)    cpu_lmemoryread_w(a,CPU_MODE_SUPERVISER)
Line 196  void MEMCALL paging_check(DWORD laddr, D Line 262  void MEMCALL paging_check(DWORD laddr, D
  */   */
 #define set_CR3(cr3) \  #define set_CR3(cr3) \
 do { \  do { \
           VERBOSE(("set_CR3: old = %08x, new = 0x%08x", CPU_CR3, (cr3) & CPU_CR3_MASK)); \
         CPU_CR3 = (cr3) & CPU_CR3_MASK; \          CPU_CR3 = (cr3) & CPU_CR3_MASK; \
         CPU_STAT_PDE_BASE = CPU_CR3 & CPU_CR3_PD_MASK; \          CPU_STAT_PDE_BASE = CPU_CR3 & CPU_CR3_PD_MASK; \
         tlb_flush(FALSE); \          tlb_flush(FALSE); \
Line 206  do { \ Line 273  do { \
  * TLB function   * TLB function
  */   */
 #if defined(IA32_SUPPORT_TLB)  #if defined(IA32_SUPPORT_TLB)
 void tlb_init();  void tlb_init(void);
 void tlb_flush(BOOL allflush);  void tlb_flush(BOOL allflush);
 void tlb_flush_page(DWORD vaddr);  void tlb_flush_page(UINT32 laddr);
 #else  #else
 #define tlb_init()  #define tlb_init()
 #define tlb_flush(allflush)     (void)allflush  #define tlb_flush(allflush)     (void)(allflush)
 #define tlb_flush_page(vaddr)   (void)vaddr  #define tlb_flush_page(laddr)   (void)(laddr)
 #endif  #endif
   
 #ifdef __cplusplus  #ifdef __cplusplus

Removed from v.1.7  
changed lines
  Added in v.1.15


RetroPC.NET-CVS <cvs@retropc.net>