| version 1.3, 2004/01/15 15:50:33 | version 1.5, 2004/01/27 15:56:57 | 
| Line 34 | Line 34 | 
 | extern "C" { | extern "C" { | 
 | #endif | #endif | 
 |  |  | 
| /* enter/leave paging mode */ | /* | 
| void FASTCALL change_pg(int onoff); | * ページ・ディレクトリ・エントリ (4K バイトページ使用時) | 
|  | * | 
|  | *  31                                    12 11   9 8  7 6 5  4   3   2   1  0 | 
|  | * +----------------------------------------+------+-+--+-+-+---+---+---+---+-+ | 
|  | * |   ページ・テーブルのベース・アドレス   |使用可|G|PS|0|A|PCD|PWT|U/S|R/W|P| | 
|  | * +----------------------------------------+------+-+--+-+-+---+---+---+---+-+ | 
|  | *                                              |   |  | | |  |   |   |   |  | | 
|  | * 9-11: システム・プログラマが使用可能 --------+   |  | | |  |   |   |   |  | | 
|  | *    8: グローバル・ページ(無視される) ------------+  | | |  |   |   |   |  | | 
|  | *    7: ページ・サイズ (0 = 4k バイトページ) ---------+ | |  |   |   |   |  | | 
|  | *    6: 予約 (0) ---------------------------------------+ |  |   |   |   |  | | 
|  | *    5: アクセス -----------------------------------------+  |   |   |   |  | | 
|  | *    4: キャッシュ無効 --------------------------------------+   |   |   |  | | 
|  | *    3: ライトスルー --------------------------------------------+   |   |  | | 
|  | *    2: ユーザ/スーパバイザ (0 = スーパバイザ) ---------------------+   |  | | 
|  | *    1: 読み取り/書き込み (0 = 読み取りのみ) ---------------------------+  | | 
|  | *    0: ページ存在 ---------------------------------------------------------+ | 
|  | */ | 
|  | #define CPU_PDE_BASEADDR_MASK   0xfffff000 | 
|  | #define CPU_PDE_PAGE_SIZE       (1 << 7) | 
|  | #define CPU_PDE_ACCESS          (1 << 5) | 
|  | #define CPU_PDE_CACHE_DISABLE   (1 << 4) | 
|  | #define CPU_PDE_WRITE_THROUGH   (1 << 3) | 
|  | #define CPU_PDE_USER_MODE       (1 << 2) | 
|  | #define CPU_PDE_WRITABLE        (1 << 1) | 
|  | #define CPU_PDE_PRESENT         (1 << 0) | 
 |  |  | 
| /* paging check */ | /* | 
| void MEMCALL paging_check(DWORD laddr, DWORD length, int rw); | * ページ・ディレクトリ・エントリ (4M バイトページ使用時) | 
|  | * | 
|  | *  31                        22 21       12 11   9 8  7 6 5  4   3   2   1  0 | 
|  | * +----------------------------+-----------+------+-+--+-+-+---+---+---+---+-+ | 
|  | * |ページテーブルの物理アドレス|  予約済み |使用可|G|PS|D|A|PCD|PWT|U/S|R/W|P| | 
|  | * +----------------------------+-----------+------+-+--+-+-+---+---+---+---+-+ | 
|  | *                                              |   |  | | |  |   |   |   |  | | 
|  | * 9-11: システム・プログラマが使用可能 --------+   |  | | |  |   |   |   |  | | 
|  | *    8: グローバル・ページ ------------------------+  | | |  |   |   |   |  | | 
|  | *    7: ページ・サイズ (1 = 4M バイトページ) ---------+ | |  |   |   |   |  | | 
|  | *    6: ダーティ ---------------------------------------+ |  |   |   |   |  | | 
|  | *    5: アクセス -----------------------------------------+  |   |   |   |  | | 
|  | *    4: キャッシュ無効 --------------------------------------+   |   |   |  | | 
|  | *    3: ライトスルー --------------------------------------------+   |   |  | | 
|  | *    2: ユーザ/スーパバイザ (0 = スーパバイザ) ---------------------+   |  | | 
|  | *    1: 読み取り/書き込み (0 = 読み取りのみ) ---------------------------+  | | 
|  | *    0: ページ存在 ---------------------------------------------------------+ | 
|  | */ | 
|  | #define CPU_PDE_4M_BASEADDR_MASK        0xffc00000 | 
|  | #define CPU_PDE_4M_GLOBAL_PAGE          (1 << 8) | 
|  | #define CPU_PDE_4M_PAGE_SIZE            (1 << 7) | 
|  | #define CPU_PDE_4M_DIRTY                (1 << 6) | 
|  | #define CPU_PDE_4M_ACCESS               (1 << 5) | 
|  | #define CPU_PDE_4M_CACHE_DISABLE        (1 << 4) | 
|  | #define CPU_PDE_4M_WRITE_THROUGH        (1 << 3) | 
|  | #define CPU_PDE_4M_USER_MODE            (1 << 2) | 
|  | #define CPU_PDE_4M_WRITABLE             (1 << 1) | 
|  | #define CPU_PDE_4M_PRESENT              (1 << 0) | 
|  |  | 
|  | /* | 
|  | * ページ・テーブル・エントリ (4k バイト・ページ) | 
|  | * | 
|  | *  31                                    12 11   9 8 7 6 5  4   3   2   1  0 | 
|  | * +----------------------------------------+------+-+-+-+-+---+---+---+---+-+ | 
|  | * |        ページのベース・アドレス        |使用可|G|0|D|A|PCD|PWT|U/S|R/W|P| | 
|  | * +----------------------------------------+------+-+-+-+-+---+---+---+---+-+ | 
|  | *                                              |   | | | |  |   |   |   |  | | 
|  | *  9-11: システム・プログラマが使用可能 -------+   | | | |  |   |   |   |  | | 
|  | *     8: グローバル・ページ -----------------------+ | | |  |   |   |   |  | | 
|  | *     7: 予約 (0) -----------------------------------+ | |  |   |   |   |  | | 
|  | *     6: ダーティ -------------------------------------+ |  |   |   |   |  | | 
|  | *     5: アクセス ---------------------------------------+  |   |   |   |  | | 
|  | *     4: キャッシュ無効 ------------------------------------+   |   |   |  | | 
|  | *     3: ライトスルー ------------------------------------------+   |   |  | | 
|  | *     2: ユーザ/スーパバイザ (0 = スーパバイザ) -------------------+   |  | | 
|  | *     1: 読み取り/書き込み (0 = 読み取りのみ) -------------------------+  | | 
|  | *     0: ページ存在 -------------------------------------------------------+ | 
|  | */ | 
|  | #define CPU_PTE_BASEADDR_MASK   0xfffff000 | 
|  | #define CPU_PTE_GLOBAL_PAGE     (1 << 8) | 
|  | #define CPU_PTE_DIRTY           (1 << 6) | 
|  | #define CPU_PTE_ACCESS          (1 << 5) | 
|  | #define CPU_PTE_CACHE_DISABLE   (1 << 4) | 
|  | #define CPU_PTE_WRITE_THROUGH   (1 << 3) | 
|  | #define CPU_PTE_USER_MODE       (1 << 2) | 
|  | #define CPU_PTE_WRITABLE        (1 << 1) | 
|  | #define CPU_PTE_PRESENT         (1 << 0) | 
 |  |  | 
 | /* paging_check(): rw */ | /* paging_check(): rw */ | 
 | #define CPU_PAGING_PAGE_READ    (0 << 0) | #define CPU_PAGING_PAGE_READ    (0 << 0) | 
 | #define CPU_PAGING_PAGE_WRITE   (1 << 0) | #define CPU_PAGING_PAGE_WRITE   (1 << 0) | 
 |  | #define CPU_PAGING_PAGE_CODE    (1 << 1) | 
 |  | #define CPU_PAGING_PAGE_DATA    (1 << 2) | 
 |  |  | 
 |  |  | 
 |  | /* enter/leave paging mode */ | 
 |  | void FASTCALL change_pg(int onoff); | 
 |  |  | 
 |  | /* paging check */ | 
 |  | void MEMCALL paging_check(DWORD laddr, DWORD length, int rw); | 
 |  |  | 
 | /* | /* | 
 | * linear address function | * linear address function | 
| Line 50  void MEMCALL paging_check(DWORD laddr, D | Line 140  void MEMCALL paging_check(DWORD laddr, D | 
 | DWORD MEMCALL cpu_linear_memory_read(DWORD address, DWORD length, int code); | DWORD MEMCALL cpu_linear_memory_read(DWORD address, DWORD length, int code); | 
 | void MEMCALL cpu_linear_memory_write(DWORD address, DWORD length, DWORD value); | void MEMCALL cpu_linear_memory_write(DWORD address, DWORD length, DWORD value); | 
 |  |  | 
 | /* cpu_linear_memory_read(): code */ |  | 
 | #define CPU_PAGING_PAGE_CODE    (1 << 1) |  | 
 | #define CPU_PAGING_PAGE_DATA    (1 << 2) |  | 
 |  |  | 
 | #define cpu_lmemoryread(a) \ | #define cpu_lmemoryread(a) \ | 
 | (CPU_STAT_PAGING) ? \ | (CPU_STAT_PAGING) ? \ | 
 | (BYTE)cpu_linear_memory_read(a, 1, FALSE) : \ | (BYTE)cpu_linear_memory_read(a, 1, FALSE) : \ | 
| Line 95  void MEMCALL cpu_linear_memory_write(DWO | Line 181  void MEMCALL cpu_linear_memory_write(DWO | 
 |  |  | 
 | #define set_CR3(cr3) \ | #define set_CR3(cr3) \ | 
 | do { \ | do { \ | 
| CPU_CR3 = (cr3) & 0xfffff018; \ | CPU_CR3 = (cr3) & CPU_CR3_MASK; \ | 
 | tlb_flush(FALSE); \ | tlb_flush(FALSE); \ | 
 | } while (/*CONSTCOND*/ 0) | } while (/*CONSTCOND*/ 0) | 
 |  |  |