Diff for /np2/i386c/ia32/task.c between versions 1.6 and 1.8

version 1.6, 2004/01/26 15:23:55 version 1.8, 2004/02/04 13:24:35
Line 38  load_tr(WORD selector) Line 38  load_tr(WORD selector)
         selector_t task_sel;          selector_t task_sel;
         int rv;          int rv;
   
         rv = parse_selector(&task_sel, selector);          rv = parse_selector_user(&task_sel, selector);
         if (rv < 0 || task_sel.ldt || task_sel.desc.s) {          if (rv < 0 || task_sel.ldt || task_sel.desc.s) {
                 EXCEPTION(GP_EXCEPTION, task_sel.idx);                  EXCEPTION(GP_EXCEPTION, task_sel.idx);
         }          }
Line 68  load_tr(WORD selector) Line 68  load_tr(WORD selector)
                 EXCEPTION(NP_EXCEPTION, task_sel.idx);                  EXCEPTION(NP_EXCEPTION, task_sel.idx);
         }          }
   
 #if defined(DEBUG)  #if defined(MORE_DEBUG)
         tr_dump(task_sel.selector, task_sel.desc.u.seg.segbase, task_sel.desc.u.seg.limit);          tr_dump(task_sel.selector, task_sel.desc.u.seg.segbase, task_sel.desc.u.seg.limit);
 #endif  #endif
   
         CPU_SET_TASK_BUSY(&task_sel.desc);          CPU_SET_TASK_BUSY(task_sel.selector, &task_sel.desc);
         CPU_TR = task_sel.selector;          CPU_TR = task_sel.selector;
         CPU_TR_DESC = task_sel.desc;          CPU_TR_DESC = task_sel.desc;
 }  }
Line 90  get_stack_from_tss(DWORD pl, WORD *new_s Line 90  get_stack_from_tss(DWORD pl, WORD *new_s
                         EXCEPTION(TS_EXCEPTION, CPU_TR & ~3);                          EXCEPTION(TS_EXCEPTION, CPU_TR & ~3);
                 }                  }
                 tss_stack_addr += CPU_TR_DESC.u.seg.segbase;                  tss_stack_addr += CPU_TR_DESC.u.seg.segbase;
                 *new_esp = cpu_lmemoryread_d(tss_stack_addr);                  *new_esp = cpu_kmemoryread_d(tss_stack_addr);
                 *new_ss = cpu_lmemoryread_w(tss_stack_addr + 4);                  *new_ss = cpu_kmemoryread_w(tss_stack_addr + 4);
         } else if (CPU_TR_DESC.type == CPU_SYSDESC_TYPE_TSS_BUSY_16) {          } else if (CPU_TR_DESC.type == CPU_SYSDESC_TYPE_TSS_BUSY_16) {
                 tss_stack_addr = pl * 4 + 2;                  tss_stack_addr = pl * 4 + 2;
                 if (tss_stack_addr + 3 > CPU_TR_DESC.u.seg.limit) {                  if (tss_stack_addr + 3 > CPU_TR_DESC.u.seg.limit) {
                         EXCEPTION(TS_EXCEPTION, CPU_TR & ~3);                          EXCEPTION(TS_EXCEPTION, CPU_TR & ~3);
                 }                  }
                 tss_stack_addr += CPU_TR_DESC.u.seg.segbase;                  tss_stack_addr += CPU_TR_DESC.u.seg.segbase;
                 *new_esp = cpu_lmemoryread_w(tss_stack_addr);                  *new_esp = cpu_kmemoryread_w(tss_stack_addr);
                 *new_ss = cpu_lmemoryread_w(tss_stack_addr + 2);                  *new_ss = cpu_kmemoryread_w(tss_stack_addr + 2);
         } else {          } else {
                 ia32_panic("get_stack_from_tss: task register is invalid (%d)\n", CPU_TR_DESC.type);                  ia32_panic("get_stack_from_tss: task register is invalid (%d)\n", CPU_TR_DESC.type);
         }          }
Line 124  get_link_selector_from_tss() Line 124  get_link_selector_from_tss()
                 ia32_panic("get_link_selector_from_tss: task register is invalid (%d)\n", CPU_TR_DESC.type);                  ia32_panic("get_link_selector_from_tss: task register is invalid (%d)\n", CPU_TR_DESC.type);
         }          }
   
         backlink = cpu_lmemoryread_w(CPU_TR_DESC.u.seg.segbase);          backlink = cpu_kmemoryread_w(CPU_TR_DESC.u.seg.segbase);
         VERBOSE(("get_link_selector_from_tss: backlink selector = 0x%04x", backlink));          VERBOSE(("get_link_selector_from_tss: backlink selector = 0x%04x", backlink));
         return backlink;          return backlink;
 }  }
Line 184  task_switch(selector_t* task_sel, int ty Line 184  task_switch(selector_t* task_sel, int ty
                 break;                  break;
         }          }
   
 #if defined(DEBUG)  #if defined(MORE_DEBUG)
         {          {
                 DWORD v;                  DWORD v;
   
                 VERBOSE(("task_switch: new task"));                  VERBOSE(("task_switch: new task"));
                 for (i = 0; i < task_sel->desc.u.seg.limit; i += 4) {                  for (i = 0; i < task_sel->desc.u.seg.limit; i += 4) {
                         v = cpu_lmemoryread_d(task_base + i);                          v = cpu_kmemoryread_d(task_base + i);
                         VERBOSE(("task_switch: 0x%08x: %08x", task_base + i,v));                          VERBOSE(("task_switch: 0x%08x: %08x", task_base + i,v));
                 }                  }
         }          }
Line 198  task_switch(selector_t* task_sel, int ty Line 198  task_switch(selector_t* task_sel, int ty
   
         if (CPU_STAT_PAGING) {          if (CPU_STAT_PAGING) {
                 /* task state paging check */                  /* task state paging check */
                 paging_check(cur_base, CPU_TR_DESC.u.seg.limit, CPU_PAGING_PAGE_WRITE);                  paging_check(cur_base, CPU_TR_DESC.u.seg.limit, CPU_PAGE_WRITE_DATA, CPU_MODE_SUPERVISER);
                 paging_check(task_base, task_sel->desc.u.seg.limit, CPU_PAGING_PAGE_WRITE);                  paging_check(task_base, task_sel->desc.u.seg.limit, CPU_PAGE_WRITE_DATA, CPU_MODE_SUPERVISER);
         }          }
   
         /* load task state */          /* load task state */
         memset(sreg, 0, sizeof(sreg));          memset(sreg, 0, sizeof(sreg));
         if (!task16) {          if (!task16) {
                 cr3 = cpu_lmemoryread_d(task_base + 28);                  if (CPU_STAT_PAGING) {
                 eip = cpu_lmemoryread_d(task_base + 32);                          cr3 = cpu_kmemoryread_d(task_base + 28);
                 new_flags = cpu_lmemoryread_d(task_base + 36);                  }
                   eip = cpu_kmemoryread_d(task_base + 32);
                   new_flags = cpu_kmemoryread_d(task_base + 36);
                 for (i = 0; i < CPU_REG_NUM; i++) {                  for (i = 0; i < CPU_REG_NUM; i++) {
                         regs[i] = cpu_lmemoryread_d(task_base + 40 + i * 4);                          regs[i] = cpu_kmemoryread_d(task_base + 40 + i * 4);
                 }                  }
                 for (i = 0; i < nsreg; i++) {                  for (i = 0; i < nsreg; i++) {
                         sreg[i] = cpu_lmemoryread_w(task_base + 72 + i * 4);                          sreg[i] = cpu_kmemoryread_w(task_base + 72 + i * 4);
                 }                  }
                 ldtr = cpu_lmemoryread_w(task_base + 96);                  ldtr = cpu_kmemoryread_w(task_base + 96);
                 t = cpu_lmemoryread_w(task_base + 100);                  t = cpu_kmemoryread_w(task_base + 100);
                 t &= 1;                  t &= 1;
                 iobase = cpu_lmemoryread_w(task_base + 102);                  iobase = cpu_kmemoryread_w(task_base + 102);
         } else {          } else {
                 eip = cpu_lmemoryread_w(task_base + 14);                  eip = cpu_kmemoryread_w(task_base + 14);
                 new_flags = cpu_lmemoryread_w(task_base + 16);                  new_flags = cpu_kmemoryread_w(task_base + 16);
                 for (i = 0; i < CPU_REG_NUM; i++) {                  for (i = 0; i < CPU_REG_NUM; i++) {
                         regs[i] = cpu_lmemoryread_w(task_base + 18 + i * 2);                          regs[i] = cpu_kmemoryread_w(task_base + 18 + i * 2);
                 }                  }
                 for (i = 0; i < nsreg; i++) {                  for (i = 0; i < nsreg; i++) {
                         sreg[i] = cpu_lmemoryread_w(task_base + 34 + i * 2);                          sreg[i] = cpu_kmemoryread_w(task_base + 34 + i * 2);
                 }                  }
                 ldtr = cpu_lmemoryread_w(task_base + 42);                  ldtr = cpu_kmemoryread_w(task_base + 42);
                 t = 0;                  t = 0;
                 iobase = 0;                  iobase = 0;
         }          }
   
 #if defined(DEBUG)  #if defined(MORE_DEBUG)
         VERBOSE(("task_switch: %dbit task", task16 ? 16 : 32));          VERBOSE(("task_switch: %dbit task", task16 ? 16 : 32));
         VERBOSE(("task_switch: CR3     = 0x%08x", cr3));          VERBOSE(("task_switch: CR3     = 0x%08x", cr3));
         VERBOSE(("task_switch: eip     = 0x%08x", eip));          VERBOSE(("task_switch: eip     = 0x%08x", eip));
Line 257  task_switch(selector_t* task_sel, int ty Line 259  task_switch(selector_t* task_sel, int ty
                 /*FALLTHROUGH*/                  /*FALLTHROUGH*/
         case TASK_SWITCH_JMP:          case TASK_SWITCH_JMP:
                 /* clear busy flags in current task */                  /* clear busy flags in current task */
                 CPU_SET_TASK_FREE(&CPU_TR_DESC);                  CPU_SET_TASK_FREE(CPU_TR, &CPU_TR_DESC);
                 break;                  break;
   
         case TASK_SWITCH_CALL:          case TASK_SWITCH_CALL:
Line 270  task_switch(selector_t* task_sel, int ty Line 272  task_switch(selector_t* task_sel, int ty
                 break;                  break;
         }          }
   
         /* save this task state in this task state segment ind */          /* save this task state in this task state segment */
         if (!task16) {          if (!task16) {
                 cpu_lmemorywrite_d(cur_base + 28, CPU_CR3);                  cpu_kmemorywrite_d(cur_base + 32, CPU_EIP);
                 cpu_lmemorywrite_d(cur_base + 32, CPU_EIP);                  cpu_kmemorywrite_d(cur_base + 36, old_flags);
                 cpu_lmemorywrite_d(cur_base + 36, old_flags);  
                 for (i = 0; i < CPU_REG_NUM; i++) {                  for (i = 0; i < CPU_REG_NUM; i++) {
                         cpu_lmemorywrite_d(cur_base + 40 + i * 4, CPU_REGS_DWORD(i));                          cpu_kmemorywrite_d(cur_base + 40 + i * 4, CPU_REGS_DWORD(i));
                 }                  }
                 for (i = 0; i < nsreg; i++) {                  for (i = 0; i < nsreg; i++) {
                         cpu_lmemorywrite_d(cur_base + 72 + i * 4, CPU_REGS_SREG(i));                          cpu_kmemorywrite_w(cur_base + 72 + i * 4, CPU_REGS_SREG(i));
                 }                  }
                 cpu_lmemorywrite_w(cur_base + 96, CPU_LDTR);  
         } else {          } else {
                 cpu_lmemorywrite_w(cur_base + 14, CPU_IP);                  cpu_kmemorywrite_w(cur_base + 14, CPU_IP);
                 cpu_lmemorywrite_w(cur_base + 16, (WORD)old_flags);                  cpu_kmemorywrite_w(cur_base + 16, (WORD)old_flags);
                 for (i = 0; i < CPU_REG_NUM; i++) {                  for (i = 0; i < CPU_REG_NUM; i++) {
                         cpu_lmemorywrite_w(cur_base + 18 + i * 2, CPU_REGS_WORD(i));                          cpu_kmemorywrite_w(cur_base + 18 + i * 2, CPU_REGS_WORD(i));
                 }                  }
                 for (i = 0; i < nsreg; i++) {                  for (i = 0; i < nsreg; i++) {
                         cpu_lmemorywrite_w(cur_base + 34 + i * 2, CPU_REGS_SREG(i));                          cpu_kmemorywrite_w(cur_base + 34 + i * 2, CPU_REGS_SREG(i));
                 }                  }
                 cpu_lmemorywrite_w(cur_base + 42, CPU_LDTR);  
         }          }
   
 #if defined(DEBUG)  #if defined(MORE_DEBUG)
         {          {
                 DWORD v;                  DWORD v;
   
                 VERBOSE(("task_switch: current task"));                  VERBOSE(("task_switch: current task"));
                 for (i = 0; i < CPU_TR_DESC.u.seg.limit; i += 4) {                  for (i = 0; i < CPU_TR_DESC.u.seg.limit; i += 4) {
                         v = cpu_lmemoryread_d(cur_base + i);                          v = cpu_kmemoryread_d(cur_base + i);
                         VERBOSE(("task_switch: 0x%08x: %08x", cur_base + i, v));                          VERBOSE(("task_switch: 0x%08x: %08x", cur_base + i, v));
                 }                  }
         }          }
Line 310  task_switch(selector_t* task_sel, int ty Line 309  task_switch(selector_t* task_sel, int ty
         case TASK_SWITCH_CALL:          case TASK_SWITCH_CALL:
         case TASK_SWITCH_INTR:          case TASK_SWITCH_INTR:
                 /* set back link selector */                  /* set back link selector */
                 cpu_lmemorywrite_w(task_base, CPU_TR);                  cpu_kmemorywrite_w(task_base, CPU_TR);
                 break;                  break;
                   
         case TASK_SWITCH_IRET:          case TASK_SWITCH_IRET:
Line 334  task_switch(selector_t* task_sel, int ty Line 333  task_switch(selector_t* task_sel, int ty
                 new_flags |= NT_FLAG;                  new_flags |= NT_FLAG;
                 /*FALLTHROUGH*/                  /*FALLTHROUGH*/
         case TASK_SWITCH_JMP:          case TASK_SWITCH_JMP:
                 CPU_SET_TASK_BUSY(&task_sel->desc);                  CPU_SET_TASK_BUSY(task_sel->selector, &task_sel->desc);
                 break;                  break;
                   
         case TASK_SWITCH_IRET:          case TASK_SWITCH_IRET:
                 /* Nothing to do */  #if defined(DEBUG)
                 /* XXX: if IRET, check busy flag is active? */                  /* check busy flag is active */
                   if (task_sel->desc.valid) {
                           DWORD h;
                           h = cpu_kmemoryread_d(task_sel->addr + 4);
                           if ((h & CPU_TSS_H_BUSY) == 0) {
                                   VERBOSE(("task_switch: new task is not busy"));
                           }
                   }
   #endif
                 break;                  break;
   
         default:          default:
Line 357  task_switch(selector_t* task_sel, int ty Line 364  task_switch(selector_t* task_sel, int ty
         /* load task state (CR3, EFLAG, EIP, GPR, segreg, LDTR) */          /* load task state (CR3, EFLAG, EIP, GPR, segreg, LDTR) */
   
         /* set new CR3 */          /* set new CR3 */
         if (!task16) {          if (!task16 && CPU_STAT_PAGING) {
                 set_CR3(cr3);                  set_CR3(cr3);
         }          }
   
Line 380  task_switch(selector_t* task_sel, int ty Line 387  task_switch(selector_t* task_sel, int ty
         /* set new segment register */          /* set new segment register */
         if (CPU_STAT_VM86) {          if (CPU_STAT_VM86) {
                 /* VM86 */                  /* VM86 */
                 /* clear 32bit */  
                 CPU_STATSAVE.cpu_inst_default.op_32 =   
                     CPU_STATSAVE.cpu_inst_default.as_32 = 0;  
                 CPU_STAT_SS32 = 0;  
                 CPU_STAT_CPL = task_sel->desc.dpl;  
   
                 for (i = 0; i < nsreg; i++) {                  for (i = 0; i < nsreg; i++) {
                         CPU_STAT_SREG_INIT(i);                          CPU_STAT_SREG_INIT(i);
                         load_segreg(i, sreg[i], TS_EXCEPTION);                          load_segreg(i, sreg[i], TS_EXCEPTION);
                 }                  }
         } else {          } else {
                 /* load CS */                  /* load CS */
                 rv = parse_selector(&cs_sel, sreg[CPU_CS_INDEX]);                  rv = parse_selector_sv(&cs_sel, sreg[CPU_CS_INDEX]);
                 if (rv < 0) {                  if (rv < 0) {
                         VERBOSE(("task_switch: load CS failure (sel = 0x%04x, rv = %d)", sreg[CPU_CS_INDEX], rv));                          VERBOSE(("task_switch: load CS failure (sel = 0x%04x, rv = %d)", sreg[CPU_CS_INDEX], rv));
                         EXCEPTION(TS_EXCEPTION, cs_sel.idx);                          EXCEPTION(TS_EXCEPTION, cs_sel.idx);

Removed from v.1.6  
changed lines
  Added in v.1.8


RetroPC.NET-CVS <cvs@retropc.net>