Diff for /np2/i386c/memory.c between versions 1.10 and 1.31

version 1.10, 2004/02/20 16:09:04 version 1.31, 2005/03/16 03:53:45
Line 3 Line 3
 #ifndef NP2_MEMORY_ASM  #ifndef NP2_MEMORY_ASM
   
 #include        "cpucore.h"  #include        "cpucore.h"
 #include        "memory.h"  
 #include        "egcmem.h"  
 #include        "pccore.h"  #include        "pccore.h"
 #include        "iocore.h"  #include        "iocore.h"
   #include        "memtram.h"
   #include        "memvram.h"
   #include        "memegc.h"
   #if defined(SUPPORT_PC9821)
   #include        "memvga.h"
   #endif
   #include        "memems.h"
   #include        "memepp.h"
 #include        "vram.h"  #include        "vram.h"
 #include        "font.h"  #include        "font.h"
   
   
         BYTE    mem[0x200000];          UINT8   mem[0x200000];
   
   
 #define USE_HIMEM               0x110000  
   
 // ---- write byte  
   
 static void MEMCALL i286_wt(UINT32 address, REG8 value) {  
   
         mem[address & CPU_ADRSMASK] = (BYTE)value;  
 }  
   
 static void MEMCALL tram_wt(UINT32 address, REG8 value) {  
   
         CPU_REMCLOCK -= MEMWAIT_TRAM;  
         if (address < 0xa2000) {  
                 mem[address] = (BYTE)value;  
                 tramupdate[LOW12(address >> 1)] = 1;  
                 gdcs.textdisp |= 1;  
         }  
         else if (address < 0xa3fe0) {  
                 if (!(address & 1)) {  
                         mem[address] = (BYTE)value;  
                         tramupdate[LOW12(address >> 1)] = 1;  
                         gdcs.textdisp |= 1;  
                 }  
         }  
         else if (address < 0xa4000) {  
                 if (!(address & 1)) {  
                         if ((!(address & 2)) || (gdcs.msw_accessable)) {  
                                 mem[address] = (BYTE)value;  
                                 tramupdate[LOW12(address >> 1)] = 1;  
                                 gdcs.textdisp |= 1;  
                         }  
                 }  
         }  
         else if (address < 0xa5000) {  
                 if ((address & 1) && (cgwindow.writable & 1)) {  
                         cgwindow.writable |= 0x80;  
                         fontrom[cgwindow.high + ((address >> 1) & 0x0f)] = (BYTE)value;  
                 }  
         }  
 }  
   
 static void MEMCALL vram_w0(UINT32 address, REG8 value) {  
   
         CPU_REMCLOCK -= MEMWAIT_VRAM;  
         mem[address] = (BYTE)value;  
         vramupdate[LOW15(address)] |= 1;  
         gdcs.grphdisp |= 1;  
 }  
   
 static void MEMCALL vram_w1(UINT32 address, REG8 value) {  
   
         CPU_REMCLOCK -= MEMWAIT_VRAM;  
         mem[address + VRAM_STEP] = (BYTE)value;  
         vramupdate[LOW15(address)] |= 2;  
         gdcs.grphdisp |= 2;  
 }  
   
 static void MEMCALL grcg_rmw0(UINT32 address, REG8 value) {  
   
         REG8    mask;  
         BYTE    *vram;  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         mask = ~value;  
         address = LOW15(address);  
         vramupdate[address] |= 1;  
         gdcs.grphdisp |= 1;  
         vram = mem + address;  
         if (!(grcg.modereg & 1)) {  
                 vram[VRAM0_B] &= mask;  
                 vram[VRAM0_B] |= (value & grcg.tile[0].b[0]);  
         }  
         if (!(grcg.modereg & 2)) {  
                 vram[VRAM0_R] &= mask;  
                 vram[VRAM0_R] |= (value & grcg.tile[1].b[0]);  
         }  
         if (!(grcg.modereg & 4)) {  
                 vram[VRAM0_G] &= mask;  
                 vram[VRAM0_G] |= (value & grcg.tile[2].b[0]);  
         }  
         if (!(grcg.modereg & 8)) {  
                 vram[VRAM0_E] &= mask;  
                 vram[VRAM0_E] |= (value & grcg.tile[3].b[0]);  
         }  
 }  
   
 static void MEMCALL grcg_rmw1(UINT32 address, REG8 value) {  
   
         REG8    mask;  
         BYTE    *vram;  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         mask = ~value;  
         address = LOW15(address);  
         vramupdate[address] |= 2;  
         gdcs.grphdisp |= 2;  
         vram = mem + address;  
         if (!(grcg.modereg & 1)) {  
                 vram[VRAM1_B] &= mask;  
                 vram[VRAM1_B] |= (value & grcg.tile[0].b[0]);  
         }  
         if (!(grcg.modereg & 2)) {  
                 vram[VRAM1_R] &= mask;  
                 vram[VRAM1_R] |= (value & grcg.tile[1].b[0]);  
         }  
         if (!(grcg.modereg & 4)) {  
                 vram[VRAM1_G] &= mask;  
                 vram[VRAM1_G] |= (value & grcg.tile[2].b[0]);  
         }  
         if (!(grcg.modereg & 8)) {  
                 vram[VRAM1_E] &= mask;  
                 vram[VRAM1_E] |= (value & grcg.tile[3].b[0]);  
         }  
 }  
   
 static void MEMCALL grcg_tdw0(UINT32 address, REG8 value) {  
   
         BYTE    *vram;  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         address = LOW15(address);  
         vramupdate[address] |= 1;  
         gdcs.grphdisp |= 1;  
         vram = mem + address;  
         if (!(grcg.modereg & 1)) {  
                 vram[VRAM0_B] = grcg.tile[0].b[0];  
         }  
         if (!(grcg.modereg & 2)) {  
                 vram[VRAM0_R] = grcg.tile[1].b[0];  
         }  
         if (!(grcg.modereg & 4)) {  
                 vram[VRAM0_G] = grcg.tile[2].b[0];  
         }  
         if (!(grcg.modereg & 8)) {  
                 vram[VRAM0_E] = grcg.tile[3].b[0];  
         }  
         (void)value;  
 }  
   
 static void MEMCALL grcg_tdw1(UINT32 address, REG8 value) {  
   
         BYTE    *vram;  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         address = LOW15(address);  
         vramupdate[address] |= 2;  
         gdcs.grphdisp |= 2;  
         vram = mem + address;  
         if (!(grcg.modereg & 1)) {  
                 vram[VRAM1_B] = grcg.tile[0].b[0];  
         }  
         if (!(grcg.modereg & 2)) {  
                 vram[VRAM1_R] = grcg.tile[1].b[0];  
         }  
         if (!(grcg.modereg & 4)) {  
                 vram[VRAM1_G] = grcg.tile[2].b[0];  
         }  
         if (!(grcg.modereg & 8)) {  
                 vram[VRAM1_E] = grcg.tile[3].b[0];  
         }  
         (void)value;  
 }  
   
 static void MEMCALL egc_wt(UINT32 address, REG8 value) {  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         egc_write(address, value);  
 }  
   
 static void MEMCALL i286_wb(UINT32 address, REG8 value) {  
   
         mem[address + 0x1c8000 - 0xe8000] = (BYTE)value;  
 }  
   
 static void MEMCALL i286_wn(UINT32 address, REG8 value) {  
   
         (void)address;  
         (void)value;  
 }  
   
   // ---- MAIN
   
 // ---- read byte  static REG8 MEMCALL memmain_rd8(UINT32 address) {
   
 static REG8 MEMCALL i286_rd(UINT32 address) {  
   
         return(mem[address & CPU_ADRSMASK]);          return(mem[address & CPU_ADRSMASK]);
 }  }
   
 static REG8 MEMCALL tram_rd(UINT32 address) {  static REG16 MEMCALL memmain_rd16(UINT32 address) {
   
         CPU_REMCLOCK -= MEMWAIT_TRAM;  
         if (address < 0xa4000) {  
                 return(mem[address]);  
         }  
         else if (address < 0xa5000) {  
                 if (address & 1) {  
                         return(fontrom[cgwindow.high + ((address >> 1) & 0x0f)]);  
                 }  
                 else {  
                         return(fontrom[cgwindow.low + ((address >> 1) & 0x0f)]);  
                 }  
         }  
         return(mem[address]);  
 }  
   
 static REG8 MEMCALL vram_r0(UINT32 address) {  
   
         CPU_REMCLOCK -= MEMWAIT_VRAM;  
         return(mem[address]);  
 }  
   
 static REG8 MEMCALL vram_r1(UINT32 address) {  
   
         CPU_REMCLOCK -= MEMWAIT_VRAM;  
         return(mem[address + VRAM_STEP]);  
 }  
   
 static REG8 MEMCALL grcg_tcr0(UINT32 address) {  
   
 const BYTE      *vram;  
         REG8    ret;  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         vram = mem + LOW15(address);  
         ret = 0;  
         if (!(grcg.modereg & 1)) {  
                 ret |= vram[VRAM0_B] ^ grcg.tile[0].b[0];  
         }  
         if (!(grcg.modereg & 2)) {  
                 ret |= vram[VRAM0_R] ^ grcg.tile[1].b[0];  
         }  
         if (!(grcg.modereg & 4)) {  
                 ret |= vram[VRAM0_G] ^ grcg.tile[2].b[0];  
         }  
         if (!(grcg.modereg & 8)) {  
                 ret |= vram[VRAM0_E] ^ grcg.tile[3].b[0];  
         }  
         return(ret ^ 0xff);  
 }  
   
 static REG8 MEMCALL grcg_tcr1(UINT32 address) {  
   
 const BYTE      *vram;  
         REG8    ret;  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         ret = 0;  
         vram = mem + LOW15(address);  
         if (!(grcg.modereg & 1)) {  
                 ret |= vram[VRAM1_B] ^ grcg.tile[0].b[0];  
         }  
         if (!(grcg.modereg & 2)) {  
                 ret |= vram[VRAM1_R] ^ grcg.tile[1].b[0];  
         }  
         if (!(grcg.modereg & 4)) {  
                 ret |= vram[VRAM1_G] ^ grcg.tile[2].b[0];  
         }  
         if (!(grcg.modereg & 8)) {  
                 ret |= vram[VRAM1_E] ^ grcg.tile[3].b[0];  
         }  
         return(ret ^ 0xff);  
 }  
   
 static REG8 MEMCALL egc_rd(UINT32 address) {  const UINT8     *ptr;
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;          ptr = mem + (address & CPU_ADRSMASK);
         return(egc_read(address));          return(LOADINTELWORD(ptr));
 }  }
   
 static REG8 MEMCALL i286_rb(UINT32 address) {  static void MEMCALL memmain_wr8(UINT32 address, REG8 value) {
   
         if (CPU_ITFBANK) {          mem[address & CPU_ADRSMASK] = (UINT8)value;
                 address += VRAM_STEP;  
         }  
         return(mem[address]);  
 }  }
   
   static void MEMCALL memmain_wr16(UINT32 address, REG16 value) {
   
 // ---- write word          UINT8   *ptr;
   
 static void MEMCALL i286w_wt(UINT32 address, REG16 value) {  
   
         BYTE    *ptr;  
   
         ptr = mem + (address & CPU_ADRSMASK);          ptr = mem + (address & CPU_ADRSMASK);
         STOREINTELWORD(ptr, value);          STOREINTELWORD(ptr, value);
 }  }
   
 static void MEMCALL tramw_wt(UINT32 address, REG16 value) {  
   
         CPU_REMCLOCK -= MEMWAIT_TRAM;  // ---- N/C
         if (address < 0xa1fff) {  
                 STOREINTELWORD(mem + address, value);  
                 tramupdate[LOW12(address >> 1)] = 1;  
                 tramupdate[LOW12((address + 1) >> 1)] = 1;  
                 gdcs.textdisp |= 1;  
         }  
         else if (address == 0xa1fff) {  
                 STOREINTELWORD(mem + address, value);  
                 tramupdate[0] = 1;  
                 tramupdate[0xfff] = 1;  
                 gdcs.textdisp |= 1;  
         }  
         else if (address < 0xa3fe0) {  
                 if (address & 1) {  
                         address++;  
                         value >>= 8;  
                 }  
                 mem[address] = (BYTE)value;  
                 tramupdate[LOW12(address >> 1)] = 1;  
                 gdcs.textdisp |= 1;  
         }  
         else if (address < 0xa3fff) {  
                 if (address & 1) {  
                         address++;  
                         value >>= 8;  
                 }  
                 if ((!(address & 2)) || (gdcs.msw_accessable)) {  
                         mem[address] = (BYTE)value;  
                         tramupdate[LOW12(address >> 1)] = 1;  
                         gdcs.textdisp |= 1;  
                 }  
         }  
         else if (address < 0xa5000) {  
                 if (address & 1) {  
                         value >>= 8;  
                 }  
                 if (cgwindow.writable & 1) {  
                         cgwindow.writable |= 0x80;  
                         fontrom[cgwindow.high + ((address >> 1) & 0x0f)] = (BYTE)value;  
                 }  
         }  
 }  
   
   static REG8 MEMCALL memnc_rd8(UINT32 address) {
   
 #define GRCGW_NON(page) {                                                                                       \          (void)address;
         CPU_REMCLOCK -= MEMWAIT_VRAM;                                                                   \          return(0xff);
         STOREINTELWORD(mem + address + VRAM_STEP*(page), value);                \  
         vramupdate[LOW15(address)] |= (1 << page);                                              \  
         vramupdate[LOW15(address + 1)] |= (1 << page);                                  \  
         gdcs.grphdisp |= (1 << page);                                                                   \  
 }  
   
 #define GRCGW_RMW(page) {                                                                                       \  
         BYTE    *vram;                                                                                                  \  
         CPU_REMCLOCK -= MEMWAIT_GRCG;                                                                   \  
         address = LOW15(address);                                                                               \  
         vramupdate[address] |= (1 << page);                                                             \  
         vramupdate[address + 1] |= (1 << page);                                                 \  
         gdcs.grphdisp |= (1 << page);                                                                   \  
         vram = mem + address + (VRAM_STEP * (page));                                    \  
         if (!(grcg.modereg & 1)) {                                                                              \  
                 BYTE tmp;                                                                                                       \  
                 tmp = (BYTE)value;                                                                                      \  
                 vram[VRAM0_B+0] &= (~tmp);                                                                      \  
                 vram[VRAM0_B+0] |= (tmp & grcg.tile[0].b[0]);                           \  
                 tmp = (BYTE)(value >> 8);                                                                       \  
                 vram[VRAM0_B+1] &= (~tmp);                                                                      \  
                 vram[VRAM0_B+1] |= (tmp & grcg.tile[0].b[0]);                           \  
         }                                                                                                                               \  
         if (!(grcg.modereg & 2)) {                                                                              \  
                 BYTE tmp;                                                                                                       \  
                 tmp = (BYTE)value;                                                                                      \  
                 vram[VRAM0_R+0] &= (~tmp);                                                                      \  
                 vram[VRAM0_R+0] |= (tmp & grcg.tile[1].b[0]);                           \  
                 tmp = (BYTE)(value >> 8);                                                                       \  
                 vram[VRAM0_R+1] &= (~tmp);                                                                      \  
                 vram[VRAM0_R+1] |= (tmp & grcg.tile[1].b[0]);                           \  
         }                                                                                                                               \  
         if (!(grcg.modereg & 4)) {                                                                              \  
                 BYTE tmp;                                                                                                       \  
                 tmp = (BYTE)value;                                                                                      \  
                 vram[VRAM0_G+0] &= (~tmp);                                                                      \  
                 vram[VRAM0_G+0] |= (tmp & grcg.tile[2].b[0]);                           \  
                 tmp = (BYTE)(value >> 8);                                                                       \  
                 vram[VRAM0_G+1] &= (~tmp);                                                                      \  
                 vram[VRAM0_G+1] |= (tmp & grcg.tile[2].b[0]);                           \  
         }                                                                                                                               \  
         if (!(grcg.modereg & 8)) {                                                                              \  
                 BYTE tmp;                                                                                                       \  
                 tmp = (BYTE)value;                                                                                      \  
                 vram[VRAM0_E+0] &= (~tmp);                                                                      \  
                 vram[VRAM0_E+0] |= (tmp & grcg.tile[3].b[0]);                           \  
                 tmp = (BYTE)(value >> 8);                                                                       \  
                 vram[VRAM0_E+1] &= (~tmp);                                                                      \  
                 vram[VRAM0_E+1] |= (tmp & grcg.tile[3].b[0]);                           \  
         }                                                                                                                               \  
 }  
   
 #define GRCGW_TDW(page) {                                                                                       \  
         BYTE    *vram;                                                                                                  \  
         CPU_REMCLOCK -= MEMWAIT_GRCG;                                                                   \  
         address = LOW15(address);                                                                               \  
         vramupdate[address] |= (1 << page);                                                             \  
         vramupdate[address + 1] |= (1 << page);                                                 \  
         gdcs.grphdisp |= (1 << page);                                                                   \  
         vram = mem + address + (VRAM_STEP * (page));                                    \  
         if (!(grcg.modereg & 1)) {                                                                              \  
                 vram[VRAM0_B+0] = grcg.tile[0].b[0];                                            \  
                 vram[VRAM0_B+1] = grcg.tile[0].b[0];                                            \  
         }                                                                                                                               \  
         if (!(grcg.modereg & 2)) {                                                                              \  
                 vram[VRAM0_R+0] = grcg.tile[1].b[0];                                            \  
                 vram[VRAM0_R+1] = grcg.tile[1].b[0];                                            \  
         }                                                                                                                               \  
         if (!(grcg.modereg & 4)) {                                                                              \  
                 vram[VRAM0_G+0] = grcg.tile[2].b[0];                                            \  
                 vram[VRAM0_G+1] = grcg.tile[2].b[0];                                            \  
         }                                                                                                                               \  
         if (!(grcg.modereg & 8)) {                                                                              \  
                 vram[VRAM0_E+0] = grcg.tile[3].b[0];                                            \  
                 vram[VRAM0_E+1] = grcg.tile[3].b[0];                                            \  
         }                                                                                                                               \  
         (void)value;                                                                                                    \  
 }  
   
 static void MEMCALL vramw_w0(UINT32 address, REG16 value) GRCGW_NON(0)  
 static void MEMCALL vramw_w1(UINT32 address, REG16 value) GRCGW_NON(1)  
 static void MEMCALL grcgw_rmw0(UINT32 address, REG16 value) GRCGW_RMW(0)  
 static void MEMCALL grcgw_rmw1(UINT32 address, REG16 value) GRCGW_RMW(1)  
 static void MEMCALL grcgw_tdw0(UINT32 address, REG16 value) GRCGW_TDW(0)  
 static void MEMCALL grcgw_tdw1(UINT32 address, REG16 value) GRCGW_TDW(1)  
   
 static void MEMCALL egcw_wt(UINT32 address, REG16 value) {  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         if (!(address & 1)) {  
                 egc_write_w(address, value);  
         }  
         else {  
                 if (!(egc.sft & 0x1000)) {  
                         egc_write(address, (REG8)value);  
                         egc_write(address + 1, (REG8)(value >> 8));  
                 }  
                 else {  
                         egc_write(address + 1, (REG8)(value >> 8));  
                         egc_write(address, (REG8)value);  
                 }  
         }  
 }  }
   
 static void MEMCALL i286w_wb(UINT32 address, REG16 value) {  static REG16 MEMCALL memnc_rd16(UINT32 address) {
   
         mem[address + 0x1c8000 - 0xe8000] = (BYTE)value;          (void)address;
         mem[address + 0x1c8001 - 0xe8000] = (BYTE)(value >> 8);          return(0xffff);
 }  }
   
 static void MEMCALL i286w_wn(UINT32 address, REG16 value) {  static void MEMCALL memnc_wr8(UINT32 address, REG8 value) {
   
         (void)address;          (void)address;
         (void)value;          (void)value;
 }  }
   
   static void MEMCALL memnc_wr16(UINT32 address, REG16 value) {
   
 // ---- read word          (void)address;
           (void)value;
 static REG16 MEMCALL i286w_rd(UINT32 address) {  
   
         BYTE    *ptr;  
   
         ptr = mem + (address & CPU_ADRSMASK);  
         return(LOADINTELWORD(ptr));  
 }  
   
 static REG16 MEMCALL tramw_rd(UINT32 address) {  
   
         CPU_REMCLOCK -= MEMWAIT_TRAM;  
         if (address < (0xa4000 - 1)) {  
                 return(LOADINTELWORD(mem + address));  
         }  
         else if (address == 0xa3fff) {  
                 return(mem[address] + (fontrom[cgwindow.low] << 8));  
         }  
         else if (address < 0xa4fff) {  
                 if (address & 1) {  
                         REG16 ret;  
                         ret = fontrom[cgwindow.high + ((address >> 1) & 0x0f)];  
                         ret += fontrom[cgwindow.low + (((address + 1) >> 1) & 0x0f)] << 8;  
                         return(ret);  
                 }  
                 else {  
                         REG16 ret;  
                         ret = fontrom[cgwindow.low + ((address >> 1) & 0x0f)];  
                         ret += fontrom[cgwindow.high + ((address >> 1) & 0x0f)] << 8;  
                         return(ret);  
                 }  
         }  
         else if (address == 0xa4fff) {  
                 return((mem[0xa5000] << 8) | fontrom[cgwindow.high + 15]);  
         }  
         return(LOADINTELWORD(mem + address));  
 }  
   
 static REG16 MEMCALL vramw_r0(UINT32 address) {  
   
         CPU_REMCLOCK -= MEMWAIT_VRAM;  
         return(LOADINTELWORD(mem + address));  
 }  
   
 static REG16 MEMCALL vramw_r1(UINT32 address) {  
   
         CPU_REMCLOCK -= MEMWAIT_VRAM;  
         return(LOADINTELWORD(mem + address + VRAM_STEP));  
 }  
   
 static REG16 MEMCALL grcgw_tcr0(UINT32 address) {  
   
         BYTE    *vram;  
         REG16   ret;  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         ret = 0;  
         vram = mem + LOW15(address);  
         if (!(grcg.modereg & 1)) {  
                 ret |= LOADINTELWORD(vram + VRAM0_B) ^ grcg.tile[0].w;  
         }  
         if (!(grcg.modereg & 2)) {  
                 ret |= LOADINTELWORD(vram + VRAM0_R) ^ grcg.tile[1].w;  
         }  
         if (!(grcg.modereg & 4)) {  
                 ret |= LOADINTELWORD(vram + VRAM0_G) ^ grcg.tile[2].w;  
         }  
         if (!(grcg.modereg & 8)) {  
                 ret |= LOADINTELWORD(vram + VRAM0_E) ^ grcg.tile[3].w;  
         }  
         return((UINT16)~ret);  
 }  
   
 static REG16 MEMCALL grcgw_tcr1(UINT32 address) {  
   
         BYTE    *vram;  
         REG16   ret;  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         ret = 0;  
         vram = mem + LOW15(address);  
         if (!(grcg.modereg & 1)) {  
                 ret |= LOADINTELWORD(vram + VRAM1_B) ^ grcg.tile[0].w;  
         }  
         if (!(grcg.modereg & 2)) {  
                 ret |= LOADINTELWORD(vram + VRAM1_R) ^ grcg.tile[1].w;  
         }  
         if (!(grcg.modereg & 4)) {  
                 ret |= LOADINTELWORD(vram + VRAM1_G) ^ grcg.tile[2].w;  
         }  
         if (!(grcg.modereg & 8)) {  
                 ret |= LOADINTELWORD(vram + VRAM1_E) ^ grcg.tile[3].w;  
         }  
         return((UINT16)(~ret));  
 }  
   
 static REG16 MEMCALL egcw_rd(UINT32 address) {  
   
         REG16   ret;  
   
         CPU_REMCLOCK -= MEMWAIT_GRCG;  
         if (!(address & 1)) {  
                 return(egc_read_w(address));  
         }  
         else {  
                 if (!(egc.sft & 0x1000)) {  
                         ret = egc_read(address);  
                         ret += egc_read(address + 1) << 8;  
                         return(ret);  
                 }  
                 else {  
                         ret = egc_read(address + 1) << 8;  
                         ret += egc_read(address);  
                         return(ret);  
                 }  
         }  
 }  
   
 static REG16 MEMCALL i286w_rb(UINT32 address) {  
   
         if (CPU_ITFBANK) {  
                 address += VRAM_STEP;  
         }  
         return(LOADINTELWORD(mem + address));  
 }  }
   
   
Line 608  typedef struct { Line 88  typedef struct {
         MEM8WRITE       wr8[0x20];          MEM8WRITE       wr8[0x20];
         MEM16READ       rd16[0x20];          MEM16READ       rd16[0x20];
         MEM16WRITE      wr16[0x20];          MEM16WRITE      wr16[0x20];
 } MEMFN;  } MEMFN0;
   
 typedef struct {  typedef struct {
         MEM8READ        brd8;          MEM8READ        brd8;           // E8000-F7FFF byte read
         MEM8READ        ird8;          MEM8READ        ird8;           // F8000-FFFFF byte read
         MEM8WRITE       ewr8;          MEM8WRITE       bwr8;           // E8000-FFFFF byte write
         MEM8WRITE       bwr8;          MEM16READ       brd16;          // E8000-F7FFF word read
         MEM16READ       brd16;          MEM16READ       ird16;          // F8000-FFFFF word read
         MEM16READ       ird16;          MEM16WRITE      bwr16;          // F8000-FFFFF word write
         MEM16WRITE      ewr16;  
         MEM16WRITE      bwr16;  
 } MMAPTBL;  } MMAPTBL;
   
 typedef struct {  typedef struct {
Line 628  typedef struct { Line 106  typedef struct {
         MEM16WRITE      wr16;          MEM16WRITE      wr16;
 } VACCTBL;  } VACCTBL;
   
 static MEMFN memfn = {  static MEMFN0 memfn0 = {
                    {i286_rd,    i286_rd,        i286_rd,        i286_rd,                // 00             {memmain_rd8,        memmain_rd8,    memmain_rd8,    memmain_rd8,    // 00
                         i286_rd,        i286_rd,        i286_rd,        i286_rd,                // 20                  memmain_rd8,    memmain_rd8,    memmain_rd8,    memmain_rd8,    // 20
                         i286_rd,        i286_rd,        i286_rd,        i286_rd,                // 40                  memmain_rd8,    memmain_rd8,    memmain_rd8,    memmain_rd8,    // 40
                         i286_rd,        i286_rd,        i286_rd,        i286_rd,                // 60                  memmain_rd8,    memmain_rd8,    memmain_rd8,    memmain_rd8,    // 60
                         i286_rd,        i286_rd,        i286_rd,        i286_rd,                // 80                  memmain_rd8,    memmain_rd8,    memmain_rd8,    memmain_rd8,    // 80
                         tram_rd,        vram_r0,        vram_r0,        vram_r0,                // a0                  memtram_rd8,    memvram0_rd8,   memvram0_rd8,   memvram0_rd8,   // a0
                         i286_rd,        i286_rd,        i286_rd,        i286_rd,                // c0                  memems_rd8,             memems_rd8,             memmain_rd8,    memmain_rd8,    // c0
                         vram_r0,        i286_rd,        i286_rd,        i286_rb},               // e0                  memvram0_rd8,   memmain_rd8,    memmain_rd8,    memf800_rd8},   // e0
   
                    {i286_wt,    i286_wt,        i286_wt,        i286_wt,                // 00             {memmain_wr8,        memmain_wr8,    memmain_wr8,    memmain_wr8,    // 00
                         i286_wt,        i286_wt,        i286_wt,        i286_wt,                // 20                  memmain_wr8,    memmain_wr8,    memmain_wr8,    memmain_wr8,    // 20
                         i286_wt,        i286_wt,        i286_wt,        i286_wt,                // 40                  memmain_wr8,    memmain_wr8,    memmain_wr8,    memmain_wr8,    // 40
                         i286_wt,        i286_wt,        i286_wt,        i286_wt,                // 60                  memmain_wr8,    memmain_wr8,    memmain_wr8,    memmain_wr8,    // 60
                         i286_wt,        i286_wt,        i286_wt,        i286_wt,                // 80                  memmain_wr8,    memmain_wr8,    memmain_wr8,    memmain_wr8,    // 80
                         tram_wt,        vram_w0,        vram_w0,        vram_w0,                // a0                  memtram_wr8,    memvram0_wr8,   memvram0_wr8,   memvram0_wr8,   // a0
                         i286_wn,        i286_wn,        i286_wn,        i286_wn,                // c0                  memems_wr8,             memems_wr8,             memd000_wr8,    memd000_wr8,    // c0
                         vram_w0,        i286_wn,        i286_wn,        i286_wn},               // e0                  memvram0_wr8,   memnc_wr8,              memnc_wr8,              memnc_wr8},             // e0
   
                    {i286w_rd,   i286w_rd,       i286w_rd,       i286w_rd,               // 00             {memmain_rd16,       memmain_rd16,   memmain_rd16,   memmain_rd16,   // 00
                         i286w_rd,       i286w_rd,       i286w_rd,       i286w_rd,               // 20                  memmain_rd16,   memmain_rd16,   memmain_rd16,   memmain_rd16,   // 20
                         i286w_rd,       i286w_rd,       i286w_rd,       i286w_rd,               // 40                  memmain_rd16,   memmain_rd16,   memmain_rd16,   memmain_rd16,   // 40
                         i286w_rd,       i286w_rd,       i286w_rd,       i286w_rd,               // 60                  memmain_rd16,   memmain_rd16,   memmain_rd16,   memmain_rd16,   // 60
                         i286w_rd,       i286w_rd,       i286w_rd,       i286w_rd,               // 80                  memmain_rd16,   memmain_rd16,   memmain_rd16,   memmain_rd16,   // 80
                         tramw_rd,       vramw_r0,       vramw_r0,       vramw_r0,               // a0                  memtram_rd16,   memvram0_rd16,  memvram0_rd16,  memvram0_rd16,  // a0
                         i286w_rd,       i286w_rd,       i286w_rd,       i286w_rd,               // c0                  memems_rd16,    memems_rd16,    memmain_rd16,   memmain_rd16,   // c0
                         vramw_r0,       i286w_rd,       i286w_rd,       i286w_rb},              // e0                  memvram0_rd16,  memmain_rd16,   memmain_rd16,   memf800_rd16},  // e0
   
                    {i286w_wt,   i286w_wt,       i286w_wt,       i286w_wt,               // 00             {memmain_wr16,       memmain_wr16,   memmain_wr16,   memmain_wr16,   // 00
                         i286w_wt,       i286w_wt,       i286w_wt,       i286w_wt,               // 20                  memmain_wr16,   memmain_wr16,   memmain_wr16,   memmain_wr16,   // 20
                         i286w_wt,       i286w_wt,       i286w_wt,       i286w_wt,               // 40                  memmain_wr16,   memmain_wr16,   memmain_wr16,   memmain_wr16,   // 40
                         i286w_wt,       i286w_wt,       i286w_wt,       i286w_wt,               // 60                  memmain_wr16,   memmain_wr16,   memmain_wr16,   memmain_wr16,   // 60
                         i286w_wt,       i286w_wt,       i286w_wt,       i286w_wt,               // 80                  memmain_wr16,   memmain_wr16,   memmain_wr16,   memmain_wr16,   // 80
                         tramw_wt,       vramw_w0,       vramw_w0,       vramw_w0,               // a0                  memtram_wr16,   memvram0_wr16,  memvram0_wr16,  memvram0_wr16,  // a0
                         i286w_wn,       i286w_wn,       i286w_wn,       i286w_wn,               // c0                  memems_wr16,    memems_wr16,    memd000_wr16,   memd000_wr16,   // c0
                         vramw_w0,       i286w_wn,       i286w_wn,       i286w_wn}};             // e0                  memvram0_wr16,  memnc_wr16,             memnc_wr16,             memnc_wr16}};   // e0
   
 static const MMAPTBL mmaptbl[2] = {  static const MMAPTBL mmaptbl[2] = {
                    {i286_rd,    i286_rb,        i286_wn,        i286_wn,                     {memmain_rd8,        memf800_rd8,    memnc_wr8,
                         i286w_rd,       i286w_rb,       i286w_wn,       i286w_wn},                          memmain_rd16,   memf800_rd16,   memnc_wr16},
                    {i286_rb,    i286_rb,        i286_wt,        i286_wb,                     {memf800_rd8,        memf800_rd8,    memepson_wr8,
                         i286w_rb,       i286w_rb,       i286w_wt,       i286w_wb}};                          memf800_rd16,   memf800_rd16,   memepson_wr16}};
   
 static const VACCTBL vacctbl[0x10] = {  static const VACCTBL vacctbl[0x10] = {
                         {vram_r0,       vram_w0,        vramw_r0,       vramw_w0},              // 00                  {memvram0_rd8,  memvram0_wr8,   memvram0_rd16,  memvram0_wr16}, // 00
                         {vram_r1,       vram_w1,        vramw_r1,       vramw_w1},                  {memvram1_rd8,  memvram1_wr8,   memvram1_rd16,  memvram1_wr16},
                         {vram_r0,       vram_w0,        vramw_r0,       vramw_w0},                  {memvram0_rd8,  memvram0_wr8,   memvram0_rd16,  memvram0_wr16},
                         {vram_r1,       vram_w1,        vramw_r1,       vramw_w1},                  {memvram1_rd8,  memvram1_wr8,   memvram1_rd16,  memvram1_wr16},
                         {vram_r0,       vram_w0,        vramw_r0,       vramw_w0},              // 40                  {memvram0_rd8,  memvram0_wr8,   memvram0_rd16,  memvram0_wr16}, // 40
                         {vram_r1,       vram_w1,        vramw_r1,       vramw_w1},                  {memvram1_rd8,  memvram1_wr8,   memvram1_rd16,  memvram1_wr16},
                         {vram_r0,       vram_w0,        vramw_r0,       vramw_w0},                  {memvram0_rd8,  memvram0_wr8,   memvram0_rd16,  memvram0_wr16},
                         {vram_r1,       vram_w1,        vramw_r1,       vramw_w1},                  {memvram1_rd8,  memvram1_wr8,   memvram1_rd16,  memvram1_wr16},
                         {grcg_tcr0,     grcg_tdw0,      grcgw_tcr0,     grcgw_tdw0},    // 80 tdw/tcr                  {memtcr0_rd8,   memtdw0_wr8,    memtcr0_rd16,   memtdw0_wr16},  // 80
                         {grcg_tcr1,     grcg_tdw1,      grcgw_tcr1,     grcgw_tdw1},                  {memtcr1_rd8,   memtdw1_wr8,    memtcr1_rd16,   memtdw1_wr16},
                         {egc_rd,        egc_wt,         egcw_rd,        egcw_wt},                  {memegc_rd8,    memegc_wr8,             memegc_rd16,    memegc_wr16},
                         {egc_rd,        egc_wt,         egcw_rd,        egcw_wt},                  {memegc_rd8,    memegc_wr8,             memegc_rd16,    memegc_wr16},
                         {vram_r0,       grcg_rmw0,      vramw_r0,       grcgw_rmw0},    // c0 rmw                  {memvram0_rd8,  memrmw0_wr8,    memvram0_rd16,  memrmw0_wr16},  // c0
                         {vram_r1,       grcg_rmw1,      vramw_r1,       grcgw_rmw1},                  {memvram1_rd8,  memrmw1_wr8,    memvram1_rd16,  memrmw1_wr16},
                         {egc_rd,        egc_wt,         egcw_rd,        egcw_wt},                  {memegc_rd8,    memegc_wr8,             memegc_rd16,    memegc_wr16},
                         {egc_rd,        egc_wt,         egcw_rd,        egcw_wt}};                  {memegc_rd8,    memegc_wr8,             memegc_rd16,    memegc_wr16}};
   
   
 static REG8 MEMCALL i286_nonram_r(UINT32 address) {  
   
         (void)address;  
         return(0xff);  
 }  
   
 static REG16 MEMCALL i286_nonram_rw(UINT32 address) {  
   
         (void)address;  
         return(0xffff);  
 }  
   
   
 void MEMCALL i286_memorymap(UINT type) {  void MEMCALL i286_memorymap(UINT type) {
Line 709  const MMAPTBL *mm; Line 174  const MMAPTBL *mm;
   
         mm = mmaptbl + (type & 1);          mm = mmaptbl + (type & 1);
   
         memfn.rd8[0xe8000 >> 15] = mm->brd8;          memfn0.rd8[0xe8000 >> 15] = mm->brd8;
         memfn.rd8[0xf0000 >> 15] = mm->brd8;          memfn0.rd8[0xf0000 >> 15] = mm->brd8;
         memfn.rd8[0xf8000 >> 15] = mm->ird8;          memfn0.rd8[0xf8000 >> 15] = mm->ird8;
           memfn0.wr8[0xe8000 >> 15] = mm->bwr8;
         memfn.wr8[0xd0000 >> 15] = mm->ewr8;          memfn0.wr8[0xf0000 >> 15] = mm->bwr8;
         memfn.wr8[0xd8000 >> 15] = mm->ewr8;          memfn0.wr8[0xf8000 >> 15] = mm->bwr8;
         memfn.wr8[0xe8000 >> 15] = mm->bwr8;  
         memfn.wr8[0xf0000 >> 15] = mm->bwr8;          memfn0.rd16[0xe8000 >> 15] = mm->brd16;
         memfn.wr8[0xf8000 >> 15] = mm->bwr8;          memfn0.rd16[0xf0000 >> 15] = mm->brd16;
           memfn0.rd16[0xf8000 >> 15] = mm->ird16;
         memfn.rd16[0xe8000 >> 15] = mm->brd16;          memfn0.wr16[0xe8000 >> 15] = mm->bwr16;
         memfn.rd16[0xf0000 >> 15] = mm->brd16;          memfn0.wr16[0xf0000 >> 15] = mm->bwr16;
         memfn.rd16[0xf8000 >> 15] = mm->ird16;          memfn0.wr16[0xf8000 >> 15] = mm->bwr16;
   
         memfn.wr16[0xd0000 >> 15] = mm->ewr16;  
         memfn.wr16[0xd8000 >> 15] = mm->ewr16;  
         memfn.wr16[0xe8000 >> 15] = mm->bwr16;  
         memfn.wr16[0xf0000 >> 15] = mm->bwr16;  
         memfn.wr16[0xf8000 >> 15] = mm->bwr16;  
 }  }
   
 void MEMCALL i286_vram_dispatch(UINT func) {  void MEMCALL i286_vram_dispatch(UINT func) {
   
 const VACCTBL   *vacc;  const VACCTBL   *vacc;
   
         vacc = vacctbl + (func & 0x0f);  #if defined(SUPPORT_PC9821)
           if (!(func & 0x20)) {
         memfn.rd8[0xa8000 >> 15] = vacc->rd8;  #endif
         memfn.rd8[0xb0000 >> 15] = vacc->rd8;                  vacc = vacctbl + (func & 0x0f);
         memfn.rd8[0xb8000 >> 15] = vacc->rd8;                  memfn0.rd8[0xa8000 >> 15] = vacc->rd8;
         memfn.rd8[0xe0000 >> 15] = vacc->rd8;                  memfn0.rd8[0xb0000 >> 15] = vacc->rd8;
                   memfn0.rd8[0xb8000 >> 15] = vacc->rd8;
         memfn.wr8[0xa8000 >> 15] = vacc->wr8;                  memfn0.rd8[0xe0000 >> 15] = vacc->rd8;
         memfn.wr8[0xb0000 >> 15] = vacc->wr8;  
         memfn.wr8[0xb8000 >> 15] = vacc->wr8;                  memfn0.wr8[0xa8000 >> 15] = vacc->wr8;
         memfn.wr8[0xe0000 >> 15] = vacc->wr8;                  memfn0.wr8[0xb0000 >> 15] = vacc->wr8;
                   memfn0.wr8[0xb8000 >> 15] = vacc->wr8;
         memfn.rd16[0xa8000 >> 15] = vacc->rd16;                  memfn0.wr8[0xe0000 >> 15] = vacc->wr8;
         memfn.rd16[0xb0000 >> 15] = vacc->rd16;  
         memfn.rd16[0xb8000 >> 15] = vacc->rd16;                  memfn0.rd16[0xa8000 >> 15] = vacc->rd16;
         memfn.rd16[0xe0000 >> 15] = vacc->rd16;                  memfn0.rd16[0xb0000 >> 15] = vacc->rd16;
                   memfn0.rd16[0xb8000 >> 15] = vacc->rd16;
         memfn.wr16[0xa8000 >> 15] = vacc->wr16;                  memfn0.rd16[0xe0000 >> 15] = vacc->rd16;
         memfn.wr16[0xb0000 >> 15] = vacc->wr16;  
         memfn.wr16[0xb8000 >> 15] = vacc->wr16;                  memfn0.wr16[0xa8000 >> 15] = vacc->wr16;
         memfn.wr16[0xe0000 >> 15] = vacc->wr16;                  memfn0.wr16[0xb0000 >> 15] = vacc->wr16;
                   memfn0.wr16[0xb8000 >> 15] = vacc->wr16;
         if (!(func & 0x10)) {                                                   // digital                  memfn0.wr16[0xe0000 >> 15] = vacc->wr16;
                 memfn.wr8[0xe0000 >> 15] = i286_wn;  
                 memfn.wr16[0xe0000 >> 15] = i286w_wn;                  if (!(func & 0x10)) {                                                   // digital
                 memfn.rd8[0xe0000 >> 15] = i286_nonram_r;                          memfn0.rd8[0xe0000 >> 15] = memnc_rd8;
                 memfn.rd16[0xe0000 >> 15] = i286_nonram_rw;                          memfn0.wr8[0xe0000 >> 15] = memnc_wr8;
                           memfn0.rd16[0xe0000 >> 15] = memnc_rd16;
                           memfn0.wr16[0xe0000 >> 15] = memnc_wr16;
                   }
   #if defined(SUPPORT_PC9821)
           }
           else {
                   memfn0.rd8[0xa8000 >> 15] = memvga0_rd8;
                   memfn0.rd8[0xb0000 >> 15] = memvga0_rd8;
                   memfn0.rd8[0xb8000 >> 15] = memnc_rd8;
                   memfn0.rd8[0xe0000 >> 15] = memvgaio_rd8;
   
                   memfn0.wr8[0xa8000 >> 15] = memvga0_wr8;
                   memfn0.wr8[0xb0000 >> 15] = memvga0_wr8;
                   memfn0.wr8[0xb8000 >> 15] = memnc_wr8;
                   memfn0.wr8[0xe0000 >> 15] = memvgaio_wr8;
   
                   memfn0.rd16[0xa8000 >> 15] = memvga0_rd16;
                   memfn0.rd16[0xb0000 >> 15] = memvga0_rd16;
                   memfn0.rd16[0xb8000 >> 15] = memnc_rd16;
                   memfn0.rd16[0xe0000 >> 15] = memvgaio_rd16;
   
                   memfn0.wr16[0xa8000 >> 15] = memvga0_wr16;
                   memfn0.wr16[0xb0000 >> 15] = memvga0_wr16;
                   memfn0.wr16[0xb8000 >> 15] = memnc_wr16;
                   memfn0.wr16[0xe0000 >> 15] = memvgaio_wr16;
         }          }
   #endif
 }  }
   
   
 REG8 MEMCALL i286_memoryread(UINT32 paddr) {  REG8 MEMCALL i286_memoryread(UINT32 addr) {
   
         UINT32  address = paddr & CPU_ADRSMASK;          UINT32  pos;
   
         if (address < I286_MEMREADMAX) {          if (addr < I286_MEMREADMAX) {
                 return(mem[address]);                  return(mem[addr]);
         }          }
         else if (address >= USE_HIMEM) {          else if (addr >= USE_HIMEM) {
                 address -= 0x100000;                  pos = (addr & CPU_ADRSMASK) - 0x100000;
                 if (address < CPU_EXTMEMSIZE) {                  if (pos < CPU_EXTMEMSIZE) {
                         return(CPU_EXTMEM[address]);                          return(CPU_EXTMEM[pos]);
                   }
                   else if ((addr >= 0x00fa0000) && (addr < 0x01000000)) {
                           return(memfn0.rd8[(addr >> 15) & 0x1f](addr - 0x00f00000));
                   }
   #if defined(SUPPORT_PC9821)
                   else if ((addr >= 0x00f00000) && (addr < 0x00f80000)) {
                           return(memvgaf_rd8(addr));
                   }
                   else if ((addr >= 0xfff00000) && (addr < 0xfff80000)) {
                           return(memvgaf_rd8(addr));
                 }                  }
   #endif
                 else {                  else {
   //                      TRACEOUT(("out of mem (read8): %x", addr));
                         return(0xff);                          return(0xff);
                 }                  }
         }          }
         else {          else {
                 return(memfn.rd8[(address >> 15) & 0x1f](address));                  return(memfn0.rd8[(addr >> 15) & 0x1f](addr));
         }          }
 }  }
   
 REG16 MEMCALL i286_memoryread_w(UINT32 paddr) {  REG16 MEMCALL i286_memoryread_w(UINT32 addr) {
   
         UINT32  address = paddr & CPU_ADRSMASK;          UINT32  pos;
         REG16   ret;          REG16   ret;
   
         if (address < (I286_MEMREADMAX - 1)) {          if (addr < (I286_MEMREADMAX - 1)) {
                 return(LOADINTELWORD(mem + address));                  return(LOADINTELWORD(mem + addr));
         }          }
         else if (address >= (USE_HIMEM - 1)) {          else if ((addr + 1) & 0x7fff) {                         // non 32kb boundary
                 address -= 0x100000;                  if (addr >= USE_HIMEM) {
                 if (address == (USE_HIMEM - 0x100000 - 1)) {                          pos = (addr & CPU_ADRSMASK) - 0x100000;
                         ret = mem[0x100000 + address];                          if (pos < CPU_EXTMEMSIZE) {
                 }                                  return(LOADINTELWORD(CPU_EXTMEM + pos));
                 else if (address < CPU_EXTMEMSIZE) {                          }
                         ret = CPU_EXTMEM[address];                          else if ((addr >= 0x00fa0000) && (addr < 0x01000000)) {
                 }                                  return(memfn0.rd16[(addr >> 15) & 0x1f](addr - 0x00f00000));
                 else {                          }
                         ret = 0xff;  #if defined(SUPPORT_PC9821)
                 }                          else if ((addr >= 0x00f00000) && (addr < 0x00f80000)) {
                 address++;                                  return(memvgaf_rd16(addr));
                 if (address < CPU_EXTMEMSIZE) {                          }
                         ret += CPU_EXTMEM[address] << 8;                          else if ((addr >= 0xfff00000) && (addr < 0xfff80000)) {
                 }                                  return(memvgaf_rd16(addr));
                 else {                          }
                         ret += 0xff00;  #endif
                           else {
   //                              TRACEOUT(("out of mem (read16): %x", addr));
                                   return(0xffff);
                           }
                 }                  }
                 return(ret);                  return(memfn0.rd16[(addr >> 15) & 0x1f](addr));
         }  
         else if ((address & 0x7fff) != 0x7fff) {  
                 return(memfn.rd16[(address >> 15) & 0x1f](address));  
         }          }
         else {          else {
                 ret = memfn.rd8[(address >> 15) & 0x1f](address);                  ret = i286_memoryread(addr);
                 address++;                  ret += (REG16)(i286_memoryread(addr + 1) << 8);
                 ret += (REG16)(memfn.rd8[(address >> 15) & 0x1f](address)) << 8;  
                 return(ret);                  return(ret);
         }          }
 }  }
   
 UINT32 MEMCALL i286_memoryread_d(UINT32 paddr) {  UINT32 MEMCALL i286_memoryread_d(UINT32 addr) {
   
         UINT32  address = paddr & CPU_ADRSMASK;          UINT32  pos;
         UINT32  adrs;  
         UINT32  ret;          UINT32  ret;
   
         if (address < (I286_MEMREADMAX - 3)) {          if (addr < (I286_MEMREADMAX - 3)) {
                 return(LOADINTELDWORD(mem + address));                  return(LOADINTELDWORD(mem + addr));
         }          }
         else if (address >= USE_HIMEM) {          else if (addr >= USE_HIMEM) {
                 adrs = address - 0x100000;                  pos = (addr & CPU_ADRSMASK) - 0x100000;
                 if (adrs + 3 < CPU_EXTMEMSIZE) {                  if ((pos + 3) < CPU_EXTMEMSIZE) {
                         return(LOADINTELDWORD(CPU_EXTMEM + adrs));                          return(LOADINTELDWORD(CPU_EXTMEM + pos));
                 }                  }
         }          }
         ret = i286_memoryread_w(address);          if (!(addr & 1)) {
         ret += (UINT32)i286_memoryread_w(address + 2) << 16;                  ret = i286_memoryread_w(addr);
         return ret;                  ret += (UINT32)i286_memoryread_w(addr + 2) << 16;
           }
           else {
                   ret = i286_memoryread(addr);
                   ret += (UINT32)i286_memoryread_w(addr + 1) << 8;
                   ret += (UINT32)i286_memoryread(addr + 3) << 24;
           }
           return(ret);
 }  }
   
 void MEMCALL i286_memorywrite(UINT32 paddr, REG8 value) {  void MEMCALL i286_memorywrite(UINT32 addr, REG8 value) {
   
         UINT32  address = paddr & CPU_ADRSMASK;          UINT32  pos;
   
         if (address < I286_MEMWRITEMAX) {          if (addr < I286_MEMWRITEMAX) {
                 mem[address] = (BYTE)value;                  mem[addr] = (UINT8)value;
         }          }
         else if (address >= USE_HIMEM) {          else if (addr >= USE_HIMEM) {
                 address -= 0x100000;                  pos = (addr & CPU_ADRSMASK) - 0x100000;
                 if (address < CPU_EXTMEMSIZE) {                  if (pos < CPU_EXTMEMSIZE) {
                         CPU_EXTMEM[address] = (BYTE)value;                          CPU_EXTMEM[pos] = (UINT8)value;
                   }
                   else if ((addr >= 0x00fa0000) && (addr < 0x01000000)) {
                           memfn0.wr8[(addr >> 15) & 0x1f](addr - 0x00f00000, value);
                   }
   #if defined(SUPPORT_PC9821)
                   else if ((addr >= 0x00f00000) && (addr < 0x00f80000)) {
                           memvgaf_wr8(addr, value);
                   }
                   else if ((addr >= 0xfff00000) && (addr < 0xfff80000)) {
                           memvgaf_wr8(addr, value);
                   }
   #endif
                   else {
   //                      TRACEOUT(("out of mem (write8): %x", addr));
                 }                  }
         }          }
         else {          else {
                 memfn.wr8[(address >> 15) & 0x1f](address, value);                  memfn0.wr8[(addr >> 15) & 0x1f](addr, value);
         }          }
 }  }
   
 void MEMCALL i286_memorywrite_w(UINT32 paddr, REG16 value) {  void MEMCALL i286_memorywrite_w(UINT32 addr, REG16 value) {
   
         UINT32  address = paddr & CPU_ADRSMASK;          UINT32  pos;
   
         if (address < (I286_MEMWRITEMAX - 1)) {          if (addr < (I286_MEMWRITEMAX - 1)) {
                 STOREINTELWORD(mem + address, value);                  STOREINTELWORD(mem + addr, value);
         }          }
         else if (address >= (USE_HIMEM - 1)) {          else if ((addr + 1) & 0x7fff) {                         // non 32kb boundary
                 address -= 0x100000;                  if (addr >= USE_HIMEM) {
                 if (address == (USE_HIMEM - 0x100000 - 1)) {                          pos = (addr & CPU_ADRSMASK) - 0x100000;
                         mem[address] = (BYTE)value;                          if (pos < CPU_EXTMEMSIZE) {
                 }                                  STOREINTELWORD(CPU_EXTMEM + pos, value);
                 else if (address < CPU_EXTMEMSIZE) {                          }
                         CPU_EXTMEM[address] = (BYTE)value;                          else if ((addr >= 0x00fa0000) && (addr < 0x01000000)) {
                                   memfn0.wr16[(addr >> 15) & 0x1f](addr - 0x00f00000, value);
                           }
   #if defined(SUPPORT_PC9821)
                           else if ((addr >= 0x00f00000) && (addr < 0x00f80000)) {
                                   memvgaf_wr16(addr, value);
                           }
                           else if ((addr >= 0xfff00000) && (addr < 0xfff80000)) {
                                   memvgaf_wr16(addr, value);
                           }
   #endif
                           else {
   //                              TRACEOUT(("out of mem (write16): %x", addr));
                           }
                 }                  }
                 address++;                  else {
                 if (address < CPU_EXTMEMSIZE) {                          memfn0.wr16[(addr >> 15) & 0x1f](addr, value);
                         CPU_EXTMEM[address] = (BYTE)(value >> 8);  
                 }                  }
         }          }
         else if ((address & 0x7fff) != 0x7fff) {  
                 memfn.wr16[(address >> 15) & 0x1f](address, value);  
         }  
         else {          else {
                 memfn.wr8[(address >> 15) & 0x1f](address, (BYTE)value);                  i286_memorywrite(addr, (UINT8)value);
                 address++;                  i286_memorywrite(addr + 1, (UINT8)(value >> 8));
                 memfn.wr8[(address >> 15) & 0x1f](address, (BYTE)(value >> 8));  
         }          }
 }  }
   
 void MEMCALL i286_memorywrite_d(UINT32 paddr, UINT32 value) {  void MEMCALL i286_memorywrite_d(UINT32 addr, UINT32 value) {
   
         UINT32  address = paddr & CPU_ADRSMASK;          UINT32  pos;
         UINT32  adrs;  
   
         if (address < (I286_MEMWRITEMAX - 3)) {          if (addr < (I286_MEMWRITEMAX - 3)) {
                 STOREINTELDWORD(mem + address, value);                  STOREINTELDWORD(mem + addr, value);
                 return;                  return;
         }          }
         else if (address >= USE_HIMEM) {          else if (addr >= USE_HIMEM) {
                 adrs = address - 0x100000;                  pos = (addr & CPU_ADRSMASK) - 0x100000;
                 if (adrs + 3 < CPU_EXTMEMSIZE) {                  if ((pos + 3) < CPU_EXTMEMSIZE) {
                         STOREINTELDWORD(CPU_EXTMEM + adrs, value);                          STOREINTELDWORD(CPU_EXTMEM + pos, value);
                         return;                          return;
                 }                  }
         }          }
         i286_memorywrite_w(address, value & 0xffff);          if (!(addr & 1)) {
         i286_memorywrite_w(address + 2, (WORD)(value >> 16));                  i286_memorywrite_w(addr, (UINT16)value);
                   i286_memorywrite_w(addr + 2, (UINT16)(value >> 16));
           }
           else {
                   i286_memorywrite(addr, (UINT8)value);
                   i286_memorywrite_w(addr + 1, (UINT16)(value >> 8));
                   i286_memorywrite(addr + 3, (UINT8)(value >> 24));
           }
 }  }
   
 #ifdef NP2_MEMORY_ASM  #if 0
 REG8 MEMCALL i286_membyte_read(UINT seg, UINT off) {  REG8 MEMCALL i286_membyte_read(UINT seg, UINT off) {
   
         UINT32  address;          UINT32  address;
Line 946  void MEMCALL i286_membyte_write(UINT seg Line 477  void MEMCALL i286_membyte_write(UINT seg
   
         address = (seg << 4) + LOW16(off);          address = (seg << 4) + LOW16(off);
         if (address < I286_MEMWRITEMAX) {          if (address < I286_MEMWRITEMAX) {
                 mem[address] = (BYTE)value;                  mem[address] = (UINT8)value;
         }          }
         else {          else {
                 i286_memorywrite(address, value);                  i286_memorywrite(address, value);
Line 965  void MEMCALL i286_memword_write(UINT seg Line 496  void MEMCALL i286_memword_write(UINT seg
                 i286_memorywrite_w(address, value);                  i286_memorywrite_w(address, value);
         }          }
 }  }
 #endif /* NP2_MEMORY_ASM */  #endif
   
 void MEMCALL i286_memstr_read(UINT seg, UINT off, void *dat, UINT leng) {  void MEMCALL memp_read(UINT32 address, void *dat, UINT leng) {
   
         BYTE    *out;          UINT8 *out = (UINT8 *)dat;
         UINT32  adrs;          UINT pos;
         UINT    size;          UINT diff;
   
         out = (BYTE *)dat;          /* fast memory access */
         adrs = seg << 4;          if (address + leng < I286_MEMREADMAX) {
         off = LOW16(off);                  CopyMemory(dat, mem + address, leng);
         if ((I286_MEMREADMAX >= 0x10000) &&                  return;
                 (adrs < (I286_MEMREADMAX - 0x10000))) {          } else if (address >= USE_HIMEM) {
                 if (leng) {                  pos = (address & CPU_ADRSMASK) - 0x100000;
                         size = 0x10000 - off;                  if (pos + leng < CPU_EXTMEMSIZE) {
                         if (size >= leng) {                          CopyMemory(dat, CPU_EXTMEM + pos, leng);
                                 CopyMemory(out, mem + adrs + off, leng);                          return;
                                 return;  
                         }  
                         CopyMemory(out, mem + adrs + off, size);  
                         out += size;  
                         leng -= size;  
                 }  
                 while(leng >= 0x10000) {  
                         CopyMemory(out, mem + adrs, 0x10000);  
                         out += 0x10000;  
                         leng -= 0x10000;  
                 }                  }
                 if (leng) {                  if (pos < CPU_EXTMEMSIZE) {
                         CopyMemory(out, mem + adrs, leng);                          diff = CPU_EXTMEMSIZE - pos;
                           CopyMemory(out, CPU_EXTMEM + pos, diff);
                           out += diff;
                           leng -= diff;
                           address += diff;
                 }                  }
         }          }
         else {  
                 while(leng--) {          /* slow memory access */
                         *out++ = i286_memoryread(adrs + off);          while (leng-- > 0) {
                         off = LOW16(off + 1);                  *out++ = i286_memoryread(address++);
                 }  
         }          }
 }  }
   
 void MEMCALL i286_memstr_write(UINT seg, UINT off, const void *dat, UINT leng) {  void MEMCALL memp_write(UINT32 address, const void *dat, UINT leng) {
   
         BYTE    *out;          const UINT8 *out = (UINT8 *)dat;
         UINT32  adrs;          UINT pos;
         UINT    size;          UINT diff;
   
         out = (BYTE *)dat;          /* fast memory access */
         adrs = seg << 4;          if (address + leng < I286_MEMREADMAX) {
         off = LOW16(off);                  CopyMemory(mem + address, dat, leng);
         if ((I286_MEMWRITEMAX >= 0x10000) &&                  return;
                 (adrs < (I286_MEMWRITEMAX - 0x10000))) {          } else if (address >= USE_HIMEM) {
                 if (leng) {                  pos = (address & CPU_ADRSMASK) - 0x100000;
                         size = 0x10000 - off;                  if (pos + leng < CPU_EXTMEMSIZE) {
                         if (size >= leng) {                          CopyMemory(CPU_EXTMEM + pos, dat, leng);
                                 CopyMemory(mem + adrs + off, out, leng);                          return;
                                 return;  
                         }  
                         CopyMemory(mem + adrs + off, out, size);  
                         out += size;  
                         leng -= size;  
                 }  
                 while(leng >= 0x10000) {  
                         CopyMemory(mem + adrs, out, 0x10000);  
                         out += 0x10000;  
                         leng -= 0x10000;  
                 }                  }
                 if (leng) {                  if (pos < CPU_EXTMEMSIZE) {
                         CopyMemory(mem + adrs, out, leng);                          diff = CPU_EXTMEMSIZE - pos;
                           CopyMemory(CPU_EXTMEM + pos, dat, diff);
                           out += diff;
                           leng -= diff;
                           address += diff;
                 }                  }
         }          }
   
           /* slow memory access */
           while (leng-- > 0) {
                   i286_memorywrite(address++, *out++);
           }
   }
   
   
   // ---- Logical Space (BIOS)
   
   static UINT32 physicaladdr(UINT32 addr, BOOL wr) {
   
           UINT32  a;
           UINT32  pde;
           UINT32  pte;
   
           a = CPU_STAT_PDE_BASE + ((addr >> 20) & 0xffc);
           pde = i286_memoryread_d(a);
           if (!(pde & CPU_PDE_PRESENT)) {
                   goto retdummy;
           }
           if (!(pde & CPU_PDE_ACCESS)) {
                   i286_memorywrite(a, (UINT8)(pde | CPU_PDE_ACCESS));
           }
           a = (pde & CPU_PDE_BASEADDR_MASK) + ((addr >> 10) & 0xffc);
           pte = cpu_memoryread_d(a);
           if (!(pte & CPU_PTE_PRESENT)) {
                   goto retdummy;
           }
           if (!(pte & CPU_PTE_ACCESS)) {
                   i286_memorywrite(a, (UINT8)(pte | CPU_PTE_ACCESS));
           }
           if ((wr) && (!(pte & CPU_PTE_DIRTY))) {
                   i286_memorywrite(a, (UINT8)(pte | CPU_PTE_DIRTY));
           }
           addr = (pte & CPU_PTE_BASEADDR_MASK) + (addr & 0x00000fff);
           return(addr);
   
   retdummy:
           return(0x01000000);             // てきとーにメモリが存在しない場所
   }
   
   
   REG8 MEMCALL meml_read8(UINT seg, UINT off) {
   
           UINT32  addr;
   
           addr = (seg << 4) + LOW16(off);
           if (CPU_STAT_PAGING) {
                   addr = physicaladdr(addr, FALSE);
           }
           return(i286_memoryread(addr));
   }
   
   REG16 MEMCALL meml_read16(UINT seg, UINT off) {
   
           UINT32  addr;
   
           addr = (seg << 4) + LOW16(off);
           if (!CPU_STAT_PAGING) {
                   return(i286_memoryread_w(addr));
           }
           else if ((addr + 1) & 0xfff) {
                   return(i286_memoryread_w(physicaladdr(addr, FALSE)));
           }
           return(meml_read8(seg, off) + (meml_read8(seg, off + 1) << 8));
   }
   
   void MEMCALL meml_write8(UINT seg, UINT off, REG8 dat) {
   
           UINT32  addr;
   
           addr = (seg << 4) + LOW16(off);
           if (CPU_STAT_PAGING) {
                   addr = physicaladdr(addr, TRUE);
           }
           i286_memorywrite(addr, dat);
   }
   
   void MEMCALL meml_write16(UINT seg, UINT off, REG16 dat) {
   
           UINT32  addr;
   
           addr = (seg << 4) + LOW16(off);
           if (!CPU_STAT_PAGING) {
                   i286_memorywrite_w(addr, dat);
           }
           else if ((addr + 1) & 0xfff) {
                   i286_memorywrite_w(physicaladdr(addr, TRUE), dat);
           }
         else {          else {
                 while(leng--) {                  meml_write8(seg, off, (REG8)dat);
                         i286_memorywrite(adrs + off, *out++);                  meml_write8(seg, off + 1, (REG8)(dat >> 8));
                         off = LOW16(off + 1);  
                 }  
         }          }
 }  }
   
 void MEMCALL i286_memx_read(UINT32 address, void *dat, UINT leng) {  void MEMCALL meml_readstr(UINT seg, UINT off, void *dat, UINT leng) {
   
         if ((address + leng) < I286_MEMREADMAX) {          UINT32  addr;
                 CopyMemory(dat, mem + address, leng);          UINT    rem;
           UINT    size;
   
           while(leng) {
                   off = LOW16(off);
                   addr = (seg << 4) + off;
                   rem = 0x10000 - off;
                   size = min(leng, rem);
                   if (CPU_STAT_PAGING) {
                           rem = 0x1000 - (addr & 0xfff);
                           size = min(size, rem);
                           addr = physicaladdr(addr, FALSE);
                   }
                   memp_read(addr, dat, size);
                   off += size;
                   dat = ((UINT8 *)dat) + size;
                   leng -= size;
           }
   }
   
   void MEMCALL meml_writestr(UINT seg, UINT off, const void *dat, UINT leng) {
   
           UINT32  addr;
           UINT    rem;
           UINT    size;
   
           while(leng) {
                   off = LOW16(off);
                   addr = (seg << 4) + off;
                   rem = 0x10000 - off;
                   size = min(leng, rem);
                   if (CPU_STAT_PAGING) {
                           rem = 0x1000 - (addr & 0xfff);
                           size = min(size, rem);
                           addr = physicaladdr(addr, TRUE);
                   }
                   memp_write(addr, dat, size);
                   off += size;
                   dat = ((UINT8 *)dat) + size;
                   leng -= size;
           }
   }
   
   void MEMCALL meml_read(UINT32 address, void *dat, UINT leng) {
   
           UINT    size;
   
           if (!CPU_STAT_PAGING) {
                   memp_read(address, dat, leng);
         }          }
         else {          else {
                 BYTE *out = (BYTE *)dat;                  while(leng) {
                 if (address < I286_MEMREADMAX) {                          size = 0x1000 - (address & 0xfff);
                         CopyMemory(out, mem + address, I286_MEMREADMAX - address);                          size = min(size, leng);
                         out += I286_MEMREADMAX - address;                          memp_read(physicaladdr(address, FALSE), dat, size);
                         leng -= I286_MEMREADMAX - address;                          address += size;
                         address = I286_MEMREADMAX;                          dat = ((UINT8 *)dat) + size;
                 }                          leng -= size;
                 while(leng--) {  
                         *out++ = i286_memoryread(address++);  
                 }                  }
         }          }
 }  }
   
 void MEMCALL i286_memx_write(UINT32 address, const void *dat, UINT leng) {  void MEMCALL meml_write(UINT32 address, const void *dat, UINT leng) {
   
 const BYTE      *out;          UINT    size;
   
         if ((address + leng) < I286_MEMWRITEMAX) {          if (!CPU_STAT_PAGING) {
                 CopyMemory(mem + address, dat, leng);                  memp_write(address, dat, leng);
         }          }
         else {          else {
                 out = (BYTE *)dat;                  while(leng) {
                 if (address < I286_MEMWRITEMAX) {                          size = 0x1000 - (address & 0xfff);
                         CopyMemory(mem + address, out, I286_MEMWRITEMAX - address);                          size = min(size, leng);
                         out += I286_MEMWRITEMAX - address;                          memp_write(physicaladdr(address, TRUE), dat, size);
                         leng -= I286_MEMWRITEMAX - address;                          address += size;
                         address = I286_MEMWRITEMAX;                          dat = ((UINT8 *)dat) + size;
                 }                          leng -= size;
                 while(leng--) {  
                         i286_memorywrite(address++, *out++);  
                 }                  }
         }          }
 }  }
   
 #endif  #endif
   

Removed from v.1.10  
changed lines
  Added in v.1.31


RetroPC.NET-CVS <cvs@retropc.net>