更新日: 2023 年 3 月 18 日
PTESTR
PTESTR
論理アドレステストリード (ぴーてすとあーる)
PTESTR SFC,<ea>,#<level>
68030 の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68030 |
0 | 1 | 0 | r | (Ar) | 🚧 |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | 🚧 |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
コンディションコード
フラグ | 入力 | 出力 |
X | 使用しない | 変化しない |
N |
Z |
V |
C |
解説
🚧
PTESTR SFC,<ea>,#<level>
68020(68851)の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68020 |
0 | 1 | 0 | r | (Ar) | M |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | M |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
解説
🚧
PTESTR DFC,<ea>,#<level>
68030 の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68030 |
0 | 1 | 0 | r | (Ar) | 🚧 |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | 🚧 |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
コンディションコード
フラグ | 入力 | 出力 |
X | 使用しない | 変化しない |
N |
Z |
V |
C |
解説
🚧
PTESTR DFC,<ea>,#<level>
68020(68851)の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68020 |
0 | 1 | 0 | r | (Ar) | M |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | M |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
解説
🚧
PTESTR Df,<ea>,#<level>
68030 の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 0 | 0 | 0 | 0 | 0 | 1 | レジスタf |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68030 |
0 | 1 | 0 | r | (Ar) | 🚧 |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | 🚧 |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
コンディションコード
フラグ | 入力 | 出力 |
X | 使用しない | 変化しない |
N |
Z |
V |
C |
解説
🚧
PTESTR Df,<ea>,#<level>
68020(68851)の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 0 | 0 | 0 | 0 | 0 | 1 | レジスタf |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68020 |
0 | 1 | 0 | r | (Ar) | M |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | M |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
解説
🚧
PTESTR #<data>,<ea>,#<level>
68030 の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 0 | 0 | 0 | 0 | 1 | 0 | データ |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68030 |
0 | 1 | 0 | r | (Ar) | 🚧 |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | 🚧 |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
コンディションコード
フラグ | 入力 | 出力 |
X | 使用しない | 変化しない |
N |
Z |
V |
C |
解説
🚧
PTESTR #<data>,<ea>,#<level>
68020(68851)の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 0 | 0 | 0 | 0 | 1 | データ |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68020 |
0 | 1 | 0 | r | (Ar) | M |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | M |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
解説
🚧
PTESTR SFC,<ea>,#<level>,An
68030 の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 1 | レジスタn | 0 | 0 | 0 | 0 | 0 |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68030 |
0 | 1 | 0 | r | (Ar) | 🚧 |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | 🚧 |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
コンディションコード
フラグ | 入力 | 出力 |
X | 使用しない | 変化しない |
N |
Z |
V |
C |
解説
🚧
PTESTR SFC,<ea>,#<level>,An
68020(68851)の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 1 | レジスタn | 0 | 0 | 0 | 0 | 0 |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68020 |
0 | 1 | 0 | r | (Ar) | M |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | M |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
解説
🚧
PTESTR DFC,<ea>,#<level>,An
68030 の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 1 | レジスタn | 0 | 0 | 0 | 0 | 1 |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68030 |
0 | 1 | 0 | r | (Ar) | 🚧 |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | 🚧 |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
コンディションコード
フラグ | 入力 | 出力 |
X | 使用しない | 変化しない |
N |
Z |
V |
C |
解説
🚧
PTESTR DFC,<ea>,#<level>,An
68020(68851)の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 1 | レジスタn | 0 | 0 | 0 | 0 | 1 |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68020 |
0 | 1 | 0 | r | (Ar) | M |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | M |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
解説
🚧
PTESTR Df,<ea>,#<level>,An
68030 の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 1 | レジスタn | 0 | 1 | レジスタf |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68030 |
0 | 1 | 0 | r | (Ar) | 🚧 |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | 🚧 |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
コンディションコード
フラグ | 入力 | 出力 |
X | 使用しない | 変化しない |
N |
Z |
V |
C |
解説
🚧
PTESTR Df,<ea>,#<level>,An
68020(68851)の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 1 | レジスタn | 0 | 1 | レジスタf |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68020 |
0 | 1 | 0 | r | (Ar) | M |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | M |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
解説
🚧
PTESTR #<data>,<ea>,#<level>,An
68030 の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 1 | レジスタn | 1 | 0 | データ |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68030 |
0 | 1 | 0 | r | (Ar) | 🚧 |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | 🚧 |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
コンディションコード
フラグ | 入力 | 出力 |
X | 使用しない | 変化しない |
N |
Z |
V |
C |
解説
🚧
PTESTR #<data>,<ea>,#<level>,An
68020(68851)の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | モード | レジスタr |
+2 | 1 | 0 | 0 | レジスタl | 1 | 1 | レジスタn | 1 | データ |
アドレッシングモードと実行時間
モード | レジスタr | <ea> | 68020 |
0 | 1 | 0 | r | (Ar) | M |
1 | 0 | 1 | (d16,Ar) |
1 | 0 | (d8,Ar,Xn) | - |
(d8,Ar,Xn*sf) | M |
(bd,Ar,Xn*sf) |
([bd,Ar,Xn*sf],od) |
([bd,Ar],Xn*sf,od) |
1 | 0 | 0 | 0 | (xxx).W |
1 | (xxx).L |
解説
🚧
PTESTR (Ar)
68040 の特権命令
命令コード
アドレス | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
+0 | 1 | 1 | 1 | 1 | 0 | 1 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | レジスタr |
実行時間
コンディションコード
フラグ | 入力 | 出力 |
X | 使用しない | 変化しない |
N |
Z |
V |
C |
解説
🚧